AR# 62181

ハードウェア デバッグ ガイド - メモリ インターフェイスおよび HSSIO (GT) のハードウェア デバッグに特化した、電源およびシグナル インテグリティ解析およびデバッグに関する章を追加

説明

このアンサーには、電源およびシグナル インテグリティのボード レベルの問題に対するデバッグ ガイドが含まれています。エラーが発生している動作に基づいて、こうした問題に関して、正確に計測を行ったり、数値化する方法を詳しく説明しています。 

また、ベスト プラクティス、チェックリスト、さまざまなタイプの電源またはシグナル インテグリティ問題を解決または緩和させる方法も提供します。

メモリ インターフェイスおよび高速シリアル I/O (HSSIO) インターフェイスを使用したハードウェア関連の問題をデバッグについて詳しく説明する章が含まれています。

 

このデバッグ ガイドは、ザイリンクス FPGA または SoC 関連の電源またはシグナル インテグリティの問題を解決しようとする場合に参照してください。

ここにある内容は、ザイリンクスのユーザー ガイドに対する追加または補足的なものであり、それを置き換えるものではありません。

 

ソリューション

 

このアンサーに添付されているデバッグ ガイドは次のような構成になっています。

 

概要

 

第 1 章: 電源

  • 電源シーケンスおよび電圧の立ち上がり
  • 電源のリップルおよびノイズ
  • 電源のデカップリングおよびフィルタリング
  • 電源デバッグ チェックリスト
  • 電源のリップルおよびノイズの計測

     

第 2 章: クリティカル ネットのシグナル インテグリティ

  • スコープ プローブ
  • PCB プローブ
  • 確認できるものの予測
  • プローブ ポイント vs ダイでの信号
  • 信号間干渉 (ISI)

     

     

第 3 章: SSO ノイズおよびクロストークの問題のデバッグ

  • SSN デバッグ
  • SSN の緩和方法
  • ボード レベルのクロストーク

     

第 4 章: ジッター問題のデバッグ

  • 周期ジッター
  • 周期ジッター アプリケーション
  • サイクル間ジッター
  • 時間隔エラー (TIE)
  • デューティー サイクルの歪み (DCD)

     

     

第 5 章: メモリ インターフェイス問題のデバッグ、追加注意事項

  • エラーの再現
  • エラーの隔離
  • 電源ノイズ
  • アドレス、コマンド、および制御信号
  • DQ、DQS、および DM 信号

第 6 章: 高速シリアル インターフェイスのデバッグ、追加注意事項

  • 分割および解決
  • SerDes リンクのコンポーネント
    • スタックアップおよびレイアウト デザイン
    • 電源
    • 基準クロック
    • トランスミッター
    • レシーバー
    • RCAL
  • 問題のスコープを限定
  • シリアル ラインのデバッグ シーケンス
  • TX FIR および RZ イコライザーの微調整
  • 正確なハードウェア デバッグのためのツール

     

     

添付ファイル

関連添付ファイル

タイトル サイズ ファイルタイプ
Hardware_Debug_Best_Practices.pdf 3 MB PDF
AR# 62181
日付 05/26/2017
ステータス アクティブ
種類 一般
デバイス
IP 詳細 概略