UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 63076

-1/-2 スピード グレードに対して GT 基準クロックが 820MHz に設定されていると「CRITICAL WARNING: [Timing 38-282]」というクリティカル警告メッセージが表示される

説明

『Virtex-7 T および XT FPGA データシート : DC 特性および AC スイッチ特性』 (DS183) によると、GTH の最大基準クロック周波数は、すべてのスピード グレードに対して 820MHz です。

しかし、ISE および Vivado のスピード ファイルはスピード グレードに固有で、-2 および -1 デバイスに対しては基準クロック周波数が 820MHz 未満に制限されています。 

そのため、-1 および -2 デバイスに対するスピード ファイル制限を超えた外部基準クロック ソースを使用すると、min_period 違反が発生します。

ソリューション

REFCLK に対する min_period 違反は、REFCLK 制約が 820MHz を超えない限り無視しても問題ありません。

改訂履歴
2014/12/10 - 初版
AR# 63076
日付 12/22/2014
ステータス アクティブ
種類 一般
デバイス
このページをブックマークに追加