AR# 63175

Kintex UltraScale FPGA KCU105 評価キット - 既知の問題およびリリース ノートのマスター アンサー

説明

このアンサーでは、Kintex UltraScale FPGA KCU105 評価キットの既知の問題をすべてリストしています。

ソリューション

ボードおよびキットに関する問題

(Xilinx Answer 37579)ザイリンクス評価キットに搭載されているデバイス - エンジニアリング サンプル (ES) かプロダクション シリコンかの判別
(Xilinx Answer 61504)Kintex UltraScale FPGA KCU105 評価キット - KCU105 のシリアル番号について
(Xilinx Answer 61974)Kintex UltraScale 評価ボード KCU105 - JTAG チェーンを初期化すると、チェーンに Spartan-3A DSP デバイスが表示される
(Xilinx Answer 63143)Kintex UltraScale FPGA KCU105 評価キット - KCU105 BIST のリンク
(Xilinx Answer 62629)UltraScale ボードおよびキット - Maxim Integrated 電源ソリューション
(Xilinx Answer 63677)Kintex UltraScale FPGA KCU105 評価キット KUCon-TRD01 ターゲット リファレンス デザイン - リリース ノートおよび既知の問題のマスター アンサー
(Xilinx Answer 63678)Kintex UltraScale FPGA KCU105 評価キット KUCon-TRD02 ターゲット リファレンス デザイン - リリース ノートおよび既知の問題のマスター アンサー
(Xilinx Answer 63679)Kintex UltraScale FPGA KCU105 評価キット KUCon-TRD03 ターゲット リファレンス デザイン - リリース ノートおよび既知の問題のマスター アンサー
(Xilinx Answer 63680)Kintex UltraScale FPGA KCU105 評価キット KUCon-TRD04 ターゲット リファレンス デザイン - リリース ノートおよび既知の問題のマスター アンサー
(Xilinx Answer 65218)Kintex UltraScale FPGA KCU105 評価キット - Maxim Integrated 電源コントローラーの再プログラミング
(Xilinx Answer 65236)ザイリンクス UltraScale ボードおよびキット - Maxim Integrated 電源ソリューション
(Xilinx Answer 66337)UltraScale ボードおよびキット - UltraScale ボードおよびキット間で電源を交換可能か
(Xilinx Answer 66419)Kintex UltraScale FPGA KCU105 評価キット - PCB リビジョンの違い
(Xilinx Answer 66509)7 シリーズおよび UltraScale キット - ADI AD9625-2.5EBZ FMC カードの使用について
(Xilinx Answer 66663)Kintex UltraScale FPGA KCU105 評価キット - UltraScale RSA 認証
(Xilinx Answer 66751)Xilinx UltraScale ボードおよびキット - ボードの厚み
(Xilinx Answer 66874)Maxim Integrated Dongle - v2.00.1 インストーラー - ドライバーのインストール問題
(Xilinx Answer 67103)UltraScale ボードおよびキット - VADJ の動作および電源投入
(Xilinx Answer 67308)ボードおよびキット - UltraScale および UltraScale+ MPSoC 評価キット - VADJ およびシステム コントローラー
(Xilinx Answer 67507)ザイリンクス ボードおよびキット - 電源情報

資料に関する問題


アンサータイトル問題の発生したバージョン修正バージョン
(Xilinx Answer 69238)Kintex UltraScale FPGA KCU105 評価キット - UG917 (v1.7) - 表 1-22 の PMOD コネクタのピン配置が間違っているv1.7
(Xilinx Answer 64798)KCU105 UG917 (v1.2.1)、YCbCr 4:2:2 フォーマット データのマップv1.2.1v1.3
(Xilinx Answer 64771)KCU105 UG917 (v1.2.1)、MGT Quad 226 refclk の説明と表 1-10 の記載が異なるv1.2.1v1.3
(Xilinx Answer 64250)KCU105 - UG917 (v1.1) 図 1-22 にピン 88 が 2 つ表示されているv1.1v1.2
(Xilinx Answer 64249)KCU105 - UG917 (v1.1)、表 1-17 「FPGA U1 to CP2105GM U34 Connections」が正しくないv1.1v1.2
(Xilinx Answer 63664)Kintex UltraScale FPGA KCU105 評価キット - UG917 (v1.0) - 図 1-22 に示されている DE ピンが不正v1.0v1.1
(Xilinx Answer 63574)『KCU105 ボード ユーザー ガイド』 (UG917) (v1.0) - XC7Z010 システム コントローラーのコールアウトv1.0v1.1
(Xilinx Answer 63571)『KCU105 ボード ユーザー ガイド』 (UG917) (v1.0) - DIFF_TERM/DCIv1.0v1.4

PCI Express/IP に関する問題


(Xilinx Answer 58435)DDR4、DDR3、QDRII+、RLDRAM3 UltraScale および UltraScale+ - Vivado 2014.1 以降のバージョンの IP リリース ノートおよび既知の問題
(Xilinx Answer 58670)2013.4 Vivado IP リリース ノート - すべての IP 変更ログ情報
(Xilinx Answer 63596)MIG UltraScale - 2014.4.1 を使用すると HOLD 違反が発生することがある


デザイン ツール関連の問題

(Xilinx Answer 52787)Vivado - 「ERROR: [Common 17-143] Path length exceeds 260-Byte maximum allowed by Windows」というエラー メッセージが表示される
(Xilinx Answer 60026)UltraScale FPGA Transceiver Wizard v1.2 - リリース ノートおよび既知の問題
(Xilinx Answer 66161)UltraScale 評価キット - KCU105 / VCU108 / VCU110 - ボード インターフェイス テスト (BIT) が正しく動作するにはフル バージョンの Vivado Design Edition がインストールされている必要がある

アンサー レコード リファレンス

サブアンサー レコード

AR# 63175
日付 06/07/2017
ステータス アクティブ
種類 リリース ノート
Boards & Kits