UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 69038

UltraScale/UltraScale+ QDRII+ - リリース ノートおよび既知の問題

説明

このアンサーでは、QDRII+ UltraScale および UltraScale+ コアのリリース ノートおよび既知の問題を示します。次の情報が記載されています。

  • 一般情報
  • 既知の問題および修正された問題
  • 改訂履歴

このリリース ノートおよび既知の問題は、 UltraScale および UltraScale+ ベースのデバイスでサポートされるプログラマブル ロジック QDRII+ IP コアを対象としています。

QDRII+ IP ページ:


https://japan.xilinx.com/products/intellectual-property/qdrii-plus.html#overview


ザイリンクス フォーラム:

メモリ インターフェイス ボードからテクニカル サポートを受けてください。ザイリンクス フォーラムを利用すると、問題解決に役立ちます。

ザイリンクス コミュニティに質問したり、ザイリンクス エクスパートと協力したりして、ソリューションを見つけ出すことができます。

ソリューション

一般情報

サポートされるデバイスは次の場所から確認できます。

各バージョンにおける新機能と追加されたデバイス サポートのリストは、Vivado デザイン ツールに含まれるコアの変更ログ ファイルを参照してください。

表 1 に、コアの各バージョンに対して、それが最初に含まれた Vivado デザイン ツールのバージョンを示します。

表 1: バージョン対照表

QDRII+ バージョンVivado のバージョン
v1.4 (Rev. 8)2019.2
v1.4 (Rev. 7)2019.1
v1.4 (Rev. 6)2018.3
v1.4 (Rev. 5)
2018.2
v1.4 (Rev. 4)2018.1
v1.4 (Rev. 3)
2017.4
v1.4 (Rev. 2)
2017.3
v1.4 (Rev. 1)2017.2
v1.42017.1
v1.3 (Rev. 1)2016.4
v1.32016.3
v1.2 (Rev. 1)2016.2
v1.22016.1
v1.12015.4
v1.02015.3
v7.12015.2
v7.02015.1
v6.12014.4
v6.02014.3
v5.0 Rev12014.2
v5.02014.1

UltraScale ファミリ FPGA でサポートされているメモリ インターフェイスおよび動作周波数のリストについては、メモリ ソリューションのページの [外部メモリ インターフェイス] のセクションを参照してください。

https://japan.xilinx.com/products/technology/memory.html#externalMemory

サポートされている QDRII+ メモリ デバイスのリストについては、このアンサーに添付されている memory_device_support_qdrIIplus.xlsx を参照してください。

サポートされる OS および IP リリース ノートなどを含めた Vivado の新機能については、(UG973) を参照してください。

既知の問題および修正された問題

表 2 に、UltraScale ファミリ QDRII+ IP に対する既知の問題および修正された問題を示します。

注記: [問題の発生したバージョン] 列には、問題が最初に見つかったバージョンを示しています。問題はそれ以前のバージョンでも発生していた可能性がありますが、以前のバージョンではそれを検証するテストは実行されていません。

表 2: 既知の問題および修正された問題

アンサー レコードタイトル問題の発生したバージョン修正バージョン
(Xilinx Answer 71400)UltraScale/UltraScale+ QDRII+ IP - ハードウェア マネージャーで 36 ビットの QDRII+ インターフェイスのバイト 3 にキャリブレーション マージンが表示されないv1.2修正の予定なし
(Xilinx Answer 68751)UltraScale/UltraScale+ QDRII+ IP - GSI メモリ モデルのシミュレーションでのサポートについてv1.3 (Rev.1)バグではありません。
(Xilinx Answer 67959)UltraScale/UltraScale+ QDRII+ IP - XSDB で正しいメモリ周波数がレポートされないv1.2 (Rev.1)v1.4 (Rev. 6)
(Xilinx Answer 67336)UltraScale/UltraScale+ QDRII+ IP - アウト オブ コンテキスト (OOC) モードで *_ooc.xdc 制約ファイルが生成されないv1.2 (Rev.1)修正の予定なし
(Xilinx Answer 64783)UltraScale/UltraScale+ QDRII+ IP - XSDB Debugger で MicroBlaze にエラーが発生するが、キャリブレーションが完了するv7.0v1.0
(Xilinx Answer 64488)UltraScale/UltraScale+ QDRII+ IP - メモリ デバイス インターフェイスのスピード設定が無効であるため、コアを生成できないv7.0v7.1
(Xilinx Answer 64006)UltraScale/UltraScale+ QDRII+ IP - メモリ クロック ペア (K/K#) の正しい配置に対して予期しない DRC 違反がレポートされるv7.0v7.1
(Xilinx Answer 63689)UltraScale/UltraScale+ QDRII+ IP - 読み出しレイテンシ 2.0 (RL2) およびバースト長 2 (BL2) のデザインをシミュレーションすると Cypress メモリ モデルでエラーが発生するv7.0v7.1
(Xilinx Answer 64427)UltraScale/UltraScale+ QDRII+ IP - キャリブレーション結果が正しくないため、キャリブレーション エラーおよび断続的なデータ エラーが発生するv6.1v7.0
(Xilinx Answer 63261) UltraScale/UltraScale+ DDR3/DDR4/QDRII+ - LINT チェック中にマルチドライバー エラーが表示されるv6.1v7.0
(Xilinx Answer 62157)UltraScale/UltraScale+ QDRII+ IP のデザイン アドバイザリ - I/O Planner でピン配置 DRC 違反が検出されないv5.0 Rev1v6.0
(Xilinx Answer 61555)UltraScale/UltraScale+ QDRII+ IP - Cypress メモリ モデルのマルチドライバー問題によりシミュレーションでデータ エラーになるv5.0 Rev1N/A
(Xilinx Answer 60951)UltraScale/UltraScale+ RLDRAM3 および QDRII+ - XiPHY から riu_clk でタイミング エラーが発生するv5.0 Rev1v6.0
(Xilinx Answer 60047)UltraScale/UltraScale+ QDRII+ IP - x18 コンポーネントを使用している 36 ビット デザインのパラメーター値が間違っている
v5.0N/A


改訂履歴


2017/04/18QDRII+ 用に別のアンサー レコードを作成
2017/06/122017.2 用のアップデート、(Xilinx Answer 68028)(Xilinx Answer 69291) を追加
2017/06/22(Xilinx Answer 69324) を追加
2017/07/31デバッグのリンクを (Xilinx Answer 68937) にアップデート
2017/09/18フォーマットをアップデート
2017/12/122017.4 用にアップデート
2018/03/132018.1 用にアップデート
2018/08/022018.2 用に (Xilinx Answer 71400) を追加
2018/09/202018.3 用にアップデート
2019/05/022019.1 用にアップデート
2019/10/21
2019.2 用にアップデート

添付ファイル

関連添付ファイル

タイトル サイズ ファイルタイプ
memory_device_support_qdriiplus.xlsx 16 KB XLSX

アンサー レコード リファレンス

マスター アンサー レコード

サブアンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
68751 UltraScale/UltraScale+ QDRII+ IP - GSI メモリ モデルのシミュレーションでのサポートについて N/A N/A
67959 UltraScale/UltraScale+ QDRII+ IP - XSDB で正しいメモリ周波数がレポートされない N/A N/A
67336 UltraScale/UltraScale+ QDRII+ IP - アウト オブ コンテキスト (OOC) モードで *_ooc.xdc 制約ファイルが生成されない N/A N/A
64783 UltraScale/UltraScale+ QDRII+ IP - XSDB Debugger で MicroBlaze にエラーが発生するが、キャリブレーションが完了する N/A N/A
64488 UltraScale/UltraScale+ QDRII+ IP - メモリ デバイス インターフェイスのスピード設定が無効であるため、コアを生成できない N/A N/A
64006 UltraScale/UltraScale+ QDRII+ IP - メモリ クロック ペア (K/K#) の正しい配置に対して予期しない DRC 違反がレポートされる N/A N/A
64427 UltraScale/UltraScale+ QDRII+ IP - キャリブレーション結果が正しくないため、キャリブレーション エラーおよび断続的なデータ エラーが発生する N/A N/A
62157 UltraScale/UltraScale+ QDRII+ IP のデザイン アドバイザリ - I/O Planner でピン配置 DRC 違反が検出されない N/A N/A
61555 UltraScale/UltraScale+ QDRII+ IP - Cypress メモリ モデルのマルチドライバー問題によりシミュレーションでデータ エラーになる N/A N/A
60047 UltraScale/UltraScale+ QDRII+ IP - x18 コンポーネントを使用している 36 ビット デザインのパラメーター値が間違っている N/A N/A
63261 UltraScale DDR3/DDR4/QDRII+ - LINT チェック中にマルチドライバー エラーが表示される N/A N/A
60951 UltraScale RLDRAM3 および QDRII+ - XiPHY から riu_clk でタイミング エラーが発生する N/A N/A
63689 UltraScale/UltraScale+ QDRII+ IP - 読み出しレイテンシ 2.0 (RL2) およびバースト長 2 (BL2) のデザインをシミュレーションすると Cypress メモリ モデルでエラーが発生する N/A N/A
71400 UltraScale/UltraScale+ QDRII+ IP - ハードウェア マネージャーで 36 ビットの QDRII+ インターフェイスのバイト 3 にキャリブレーション マージンが表示されない N/A N/A
AR# 69038
日付 10/24/2019
ステータス アクティブ
種類 リリース ノート
デバイス 詳細 概略
ツール
IP
このページをブックマークに追加