UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 69399

LDPC Encoder/Decoder - Vivado 2017.3 以降のバージョンのリリース ノートおよび既知の問題

説明

このアンサーでは、 LDPC Encoder/Decoder LogiCORE IP のリリース ノートおよび既知の問題を示します。次の情報が記載されています。

  • 一般情報
  • 既知の問題および修正された問題
  • 改訂履歴

このリリース ノートおよび既知の問題は、Vivado 2017.3 およびそれ以降のバージョンで生成されたコアを対象としています。

LDPC Encoder/Decoder LogiCORE IP ページ:

https://japan.xilinx.com/products/intellectual-property/ef-di-ldpc-enc-dec.html

ザイリンクス フォーラム:

DSP IP ボードからテクニカル サポートを受けてください。ザイリンクス フォーラムを利用すると、問題解決に役立ちます。

ザイリンクス コミュニティ全体がここに集まっていて、質問したり、必要なソリューションを得るためにザイリンクス エキスパートと共同作業したりできるようになっています。

ソリューション

一般情報

サポートされるデバイスは次の場所から確認できます。

バージョン対照表

次の表に、コアの各バージョンに対して、それが最初に含まれた Vivado デザイン ツールのバージョンを示します。

LDPC IP のバージョンVivado のバージョンVivado IP 変更ログIP パッチ
2.0 (Rev 3)2019.1(Xilinx Answer 72242)
v2.0 (Rev 2)2018.3(Xilinx Answer 71806)(Xilinx Answer 71874)
v2.0 (Rev1)2018.2(Xilinx Answer 71212)
v2.02018.1(Xilinx Answer 70699)
v1.0 (Rev1)2017.4(Xilinx Answer 70386)
v1.02017.3(Xilinx Answer 69903)


一般的なガイダンス:

次の表に、DPC Encoder/Decoder IP コアを使用する際の一般的なガイダンスを示すアンサーをリストします。

アンサータイトル
(Xilinx Answer 71636)ベース グラフ 2 の場合、情報ビットが 10xZc にならない

既知の問題および修正された問題

アンサータイトルバージョン
バージョン
適用バージョン
バージョン
(Xilinx Answer 71824)Windows OS でシミュレーションのみのサンプル デザインを使用すると、スティミュラスが正しく生成されないv2.0 Rev 1N/A
(Xilinx Answer 71876)C モデル実行ファイルを作成すると「MSG: Uncaught exception in model create」というエラー メッセージが表示されるv2.0 Rev 1N/A
(Xilinx Answer 71036)LDPC Encoder/Decoder v2.0 - C モデルの Offset Min-Sum インプリメンテーションで断続的にエラーが発生するv2.0v2.0 Rev 1
(Xilinx Answer 70965)LDPC Encoder/Decoder 2.0 - 「Encoder compatibility: Column 8 in row 0 is parity(>7) and not the end of the row (19) but has not been calculated in a previously row. Only one parity location can be calculated per row」という警告メッセージが表示されるv2.0なし
(Xilinx Answer 69966)LDPC Encoder/Decoder v1.0 - デコーダーによって間違った DOUT データおよびパリティ フラグがコーナー ケースの 1 つのブロックに対して生成されるv1.0v1.0 Rev 1
(Xilinx Answer 70127)LDPC Encoder/Decoder v1.0 - Vivado プロジェクトの言語が VHDL に設定されていると PS サンプル デザインをコンパイルできないv1.0v2.0

改訂履歴

2019/01/24(Xilinx Answer 71824) を追加
2018/12/21(Xilinx Answer 71876) を追加
2018/10/31(Xilinx Answer 71636) を追加
2018/04/20(Xilinx Answer 71036) を追加
2018/04/17(Xilinx Answer 70965) を追加
2018/03/21(Xilinx Answer 70127) を追加
2018/01/12(Xilinx Answer 69966) を追加
2017/09/28初版

アンサー レコード リファレンス

サブアンサー レコード

AR# 69399
日付 05/29/2019
ステータス アクティブ
種類 既知の問題
IP
このページをブックマークに追加