UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 9077

3.1i Virtex MAP - 「ERROR:DesignRules:368 - Netcheck:Sourceless. Net $3I2/.......... has no source.」というエラー メッセージが表示される

説明

キーワード : BitGen, error, netcheck, sourceless, net, 368, エラー, ソースのない, ネット

重要度 : 標準

概要 :
BitGen でデザインを実行すると、次のエラー メッセージが表示されます。

"ERROR:DesignRules:368 - Netcheck: Sourceless. Net $3I2/..... has no source"

ソリューション

さらに調査したところ、この信号は Virtex ブロック RAM のアドレス行であることがわかりました。このアドレス行はデバイスのいずれにも接続されていないにも拘わらず、ネット名が割り当てられています。 MAP レポートで、この信号はソースのない信号として指定されていることが確認できます。

このエラーは、ブロック RAM の WEA、ENA、RSTA、WEB、ENB、RSTB のコントロール行がすべて定数で駆動され、さらに同じ定数でアドレス行も駆動される場合に発生します。 MAP は、アドレス行で駆動されない信号スタブを GLOBAL_LOGIC1/0 から切り離さずに、そのままの状態にしておきます。 パックの段階でブロック RAM の定数が処理される順番によって決定されるため、ブロック RAM 上で駆動されない信号スタブは予測がつきません。

この問題は、最新版の 3.1i サービス パックで修正されています。サービス パックは次のサイトから入手できます。
http://support.xilinx.co.jp/support/techsup/sw_updates/


AR# 9077
作成日 04/18/2000
最終更新日 08/19/2002
ステータス アーカイブ
タイプ 一般