UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 9419

14.x タイミング クロージャ - 10% から 15% タイミング目標を達成できない場合のアイデア

説明

パスに制約を設定しましたが、エラーが発生し 10% から 15% タイミング目標を達成できませんでした。タイミング制約をパスするためにはどうすればよいでしょうか。

ソリューション


設定したタイミング制約で目標を 15% 程度満たせず、ロジック遅延が 60% 未満の場合は、コスト テーブルのエフォート レベルを 5 にして、MPPR (複数パスの配置配線) を使用してみてください。

その他の提案および推奨案については、次のアンサー レコードを参照してください。
- ファンアウトの多い信号を避けるには、(ザイリンクス アンサー 9410) を参照してください。
- ステート マシンの最適化については、(ザイリンクス アンサー 9411) を参照してください。
- ロング キャリー ロジック チェーンについては、(ザイリンクス アンサー 9412) を参照してください。
- I/O のトライステート イネーブル パスについては、(ザイリンクス アンサー 9413) を参照してください。
- TBUF を通過するパスについては、(ザイリンクス アンサー 9414) を参照してください。
- RESET または .SR ピンのような関連のないパスを通過するタイミングについては、(ザイリンクス アンサー 9415) を参照してください。
- .CE ピンを通過するパスのような、マルチサイクル パスを使用する方法については、(ザイリンクス アンサー 9416) を参照してください。
- ロジックのレベル数が多くなりすぎないようにするには、(ザイリンクス アンサー 9417) を参照してください。
- 目標を 5% ~ 10% 満たさないタイミング制約については、(ザイリンクス アンサー 9418) を参照してください。
AR# 9419
日付 12/15/2012
ステータス アクティブ
種類 一般
ツール
  • ISE - 10.1
  • ISE Design Suite - 11.1
  • ISE Design Suite - 11.2
  • More
  • ISE Design Suite - 11.3
  • ISE Design Suite - 11.4
  • ISE Design Suite - 11.5
  • ISE Design Suite - 12.1
  • ISE Design Suite - 12.2
  • ISE Design Suite - 12.3
  • ISE Design Suite - 12.4
  • ISE Design Suite - 13
  • ISE Design Suite - 13.1
  • ISE Design Suite - 13.2
  • ISE Design Suite - 13.3
  • ISE Design Suite - 13.4
  • ISE Design Suite - 14.1
  • Less
このページをブックマークに追加