UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 9934

3.1i Floorplanner - LOC 制約の付いたピンの表示が Placement ウィンドウと Floorplan ウィンドウで異なる

説明

キーワード : Floorplanner, 3.1i, pin, loc, placement, ピン, LOC 制約, 配置

重要度 : 標準

概要 :
UCF ファイルのデザインで数個の信号をロックし、フロアプランされたファイルを使用してデザインをインプリメントした後に、Floorplanner でフロアプラン済みファイルを開くと、Floorplan ウィンドウで異なるピンに信号が移動して表示されてしまう。ただし、Placement ウィンドウではすべてが正しく表示される。

ソリューション

この問題は、最新版の 3.1i サービス パックで修正されています。サービス パックは次のサイトから入手できます。
http://support.xilinx.co.jp/support/techsup/sw_updates
この問題は 3.1i サービス パック 5 で修正済みです。
AR# 9934
作成日 08/21/2007
最終更新日 06/19/2008
ステータス アーカイブ
タイプ 一般