UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 22542

8.1i CPLDFit XC9500/XL/XV CoolRunner-II/XPLA3 - CPLD のピン配置 (パッケージ) ファイルについて

説明

キーワード : CPLD, fit pin, pinout, .pad, padfile, ASC, Excel, ASCII, layout, フィット, ピン, ピン配置, パッド, ファイル, エクセル, レイアウト

重要度 : 標準

概要 :
CPLD のピン配置を示す ASCII テキスト ファイルの入手先を教えてください。

ソリューション

ピン配置ファイルは、ISE のインプリメンテーション プロセスのフィッタで生成された DESIGN.pad ファイルからアクセスでき、テキスト エディタまたは Microsoft 社の Excel で開くことができます。 ファイル名は最上位のデザイン ファイルと一致しており、そのファイルはプロジェクト ディレクトリにあります。

ピン配置ファイルは、Excel で解析しやすいようにパイプ (|) で区切られています。

デザイン ファイルがない場合は、1 つの入力と出力でテスト デザインを作成し、それを使用して PAD ファイルを生成してください。 PAD ファイルを解析する際に、ユーザー I/O を 2 つ検索し、それらの名前を一般 I/O ピンと付け直してください。
AR# 22542
日付 12/15/2012
ステータス アクティブ
種類 一般
このページをブックマークに追加