UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32139

LogiCORE Adder Subtracter - リリース ノートと既知の問題

説明

キーワード : ISE, Generator, Add, Sub, Adder, Subtracter, LUT, DSP48, DSP48A, DSP48E, 加算, 減算, 加算器, 減算器

このアンサーでは、CORE Generator LogiCORE Adder Subtracter コアのリリース ノートと既知の問題を示します。

コアの各バージョンについて、次の情報が掲載されています。
- 新機能
- 修正点
- 既知の問題

LogiCORE Adder Subtracter ラウンジには、次のサイトからアクセスできます。
http://japan.xilinx.com/products/ipcenter/Adder_Subtracter.htm

ソリューション

LogiCORE Adder Subtracter の一般的な問題
- なし

LogiCORE Adder Subtracter v11.0
- ISE 11.1 でリリース
新機能
- ISE 11.1 ソフトウェアをサポート
- Virtex-6 および Spartan-6 をサポート
- XtremeDSP スライスのインプリメンテーションをサポート
- ボロー低ジェネリックの加算によりファブリックと XtremeDSP スライスの機能を等価にすることが可能
- パイプラインの消去中に出力がビヘイビア モデルとは異なる可能性があることを示す「信号有効」をテストベンチに追加
修正点
- なし
既知の問題
- なし



アンサー レコード リファレンス

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
54491 Vivado 2013.1 以降の LogiCORE IP Adder Subtracter コアの IP リリース ノートおよび既知の問題 N/A N/A
AR# 32139
作成日 03/09/2009
最終更新日 03/01/2013
ステータス アクティブ
タイプ 一般