UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 32630

11.1 制約 - ワイルドカード * を使用した場合に TIMEGRP にいくつかの PIN が含まれない

説明

次のような制約を作成すると、エラー メッセージが表示されます。

PIN "and*" TPSYNC = "and_star_tpsync"

エラー メッセージは、次のとおりです。

"ERROR:ConstraintSystem:58 - Constraint <PIN "and*" TPSYNC = "and_star_tpsync">

[bufpll_div1.ucf(23)]: PIN "and*" does not match any design objects."

ソリューション

* および ? はコンポーネント名の一部または PIN 名の一部として使用できますが、両方同時には機能しません。

通常、PIN は次の構文で参照します。

<COMP>.<PIN>

上記の例のように「and*」を使用した場合、PIN は検索されません。この問題を回避するには、「and*.*」を使用してください。*'. このようにすると、コンポーネント名と PIN 名の両方が検索されます。

上記の例で正しく検索されるようにするには、次のように変更します。

PIN "and*.*" TPSYNC = "and_star_tpsync"

この問題は、ソフトウェアの次のメジャー リリースで修正される予定です。

AR# 32630
作成日 06/05/2009
最終更新日 12/15/2012
ステータス アクティブ
タイプ 一般