AR# 3359

IBIS シミュレーション - IBIS モデルで提供される情報とされない情報について

説明

キーワード : I/O, IO, input, output, buffer, information, specification, simulate, standard, signal, integrity, PCB, printed, circuit, board, trace, data, clock, path, driver, receiver, characteristic, impedance, V/I, I/V, VI, IV, voltage, current, curve, behavior, SSO, SSN, simultaneous, switching, noise, ground, bounce, power, supply, 入力, 出力, バッファ, 情報, 仕様, シミュレーション, 規格, 信号, インテグリティ, PCB, トレース, データ, クロック, パス, ドライバ, レシーバー, 特性, インピーダンス, 電圧, 電流, カーブ, ビヘイビア, 同時, スイッチ, ノイズ, グランド, バウンス, 電源

IBIS モデルで提供される情報とされない情報について

ソリューション

IBIS モデルは、暗号化されていない SPICE モデルと同様、IC デザインの所有権知識を開示せずに I/O ドライバとレシーバーの特性に関する情報を提供します。ただし、IBIS モデルが提供できる情報には制限があります。こういった IBIS 仕様で指定される制限には注意が必要です。

IBIS モデルで提供される情報
1. ベストケースとワーストケースの IC 状況 (ベストケース = 強いトランジスタ、低温度、高電圧、ワーストケース = 弱いトランジスタ、高温度、低電圧) のモデル。ベストケースは高速で強力なモデル、ワーストケースは低速で弱いモデルとして記述されます。典型的な動作は、typical モデルとして記述されます。
2. さまざまなパターンをサポートするザイリンクス I/O の駆動電流およびスルー レートのモデル

IBIS モデルで提供されない情報
1. 内部タイミング情報 (伝搬遅延およびスキュー)
2. 電力とグランド構造
3. pin-to-pin カップリング
4. 詳細なパッケージ寄生情報。パッケージ寄生は、集中 RLC データの形式で提供されます。パッケージ寄生は信号遷移にはほとんど影響がないので、これは通常は大きな制限とはなりません。

上記の 2 と 3 は、グランド バウンス、電源の降下、同時スイッチ出力 (SSO) ノイズが IBIS モデルを使用してシミュレーションできないことを示しています。これらによりデザインの機能に悪影響がないかどうか確認するために、ザイリンクスでは詳細なラボ測定に基づいたデバイス/パッケージ用の SSO ガイドラインを提供しています。これらのガイドラインについては、次を参照してください。

すべてのザイリンクス データシートおよびユーザー ガイド
該当するデバイスのザイリンクス データシートまたはユーザー ガイドを参照してください。
http://japan.xilinx.com/support/documentation/index.htm

I/O アプリケーション ノート
I/O およびその他の項目に関するアプリケーション ノートを参照してください。
http://japan.xilinx.com/support/documentation/index.htm
[資料タイプ] タブをクリックし、[アプリケーション ノート] をクリックします。

IBIS モデルのホワイト ペーパー
Virtex-4、Virtex-5、Spartan-3 FPGA のIBIS モデルの使用に関するホワイト ペーパーについては、次を参照してください。
http://japan.xilinx.com/support/documentation/white_papers/wp321.pdf

Spartan-3 FPGA の IBIS モデルの使用
Spartan-3 FPGA での IBIS モデルの使用に関するアプリケーション ノートについては、次を参照してください。
http://japan.xilinx.com/support/documentation/application_notes/xapp475.pdf

ザイリンクス デバイス用の IBIS モデルの詳細は、次を参照してください。
http://japan.xilinx.com/support/download/index.htm
[デバイス モデル] タブをクリックします。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
50653 SelectIO デザイン アシスタント: IBIS モデルおよびシミュレーション - IBIS モデルの背景 N/A N/A
52539 Zynq-7000 SoC - ボード デザイン N/A N/A
AR# 3359
日付 12/15/2012
ステータス アクティブ
種類 一般