AR# 34203

11.x ChipScope - IBERT - Spartan-6、Virtex-5、Virtex-6 - PCS ループバックでエラー レートが増加する

説明

近端の PCS ループバックに GT を設定すると、ビット エラー レートが増加します。デバイスに何か問題がありますか。

ソリューション

この問題は、コアのクロック設定が原因で発生します。回避策として、PMA 近端ループバックを使用してください。または、ループバック モードを近端の PMA に変更してから近端の PCS に変更しても回避できます。エラー カウントをリセットして、エラーが発生しないことを確認してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
33839 Spartan-6 FPGA SP605 - リリース ノートおよび既知の問題のマスター アンサー N/A N/A
AR# 34203
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス 詳細 概略
Boards & Kits