UPGRADE YOUR BROWSER
We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!
Answer Number | アンサータイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
41495 | MIG Virtex-6 DDR2/DDR3 - ECC のデザイン情報 | N/A | N/A |
34415 | MIG Virtex-6 DDR2/DDR3 - データ幅 | N/A | N/A |
34330 | MIG Virtex-6 DDR2/DDR3 - JEDEC 仕様 | N/A | N/A |
34327 | MIG Virtex-6 DDR2/DDR3/QDRII+ - マルチコントローラ | N/A | N/A |
34322 | MIG 7 Series および Virtex-6 DDR2/DDR3 - MIG オプション | N/A | N/A |
34283 | MIG ソリューション センター デザイン アシスタント - 7 シリーズおよび Virtex-6 FPGA のコア生成 | N/A | N/A |
34266 | ザイリンクス Virtex-6 MIG ソリューション センター - デザイン アシスタント | N/A | N/A |
34314 | MIG 7 Series および Virtex-6 DDR2/DDR3 - サポートされるデバイス | N/A | N/A |
34282 | MIG デザイン アシスタント - Virtex-6 のコアの機能 | N/A | N/A |
34324 | MIG Virtex-6 DDR2/DDR3 - ランク サポート | N/A | N/A |