UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 34544

MIG Virtex-6 DDR2/DDR3 - ボード レイアウト

説明

この MIG デザイン アシスタントでは、Virtex-6 DDR3/DDR2 デザインのボード レイアウト ガイドラインに重点を置いて説明しています。特定の質問に関する情報を次のオプションから選択してください。

メモ : このアンサーは、ザイリンクス MIG ソリューション センタ (ザイリンクス アンサー 34243) の一部です。ザイリンクス MIG ソリューション センタ には、MIG に関するすべての質問についての回答が含まれます。MIG を含むデザインを新しく作成する場合、または問題のトラブルシュートをする場合は、このザイリンクス MIG ソリューション センタ から情報を入手してください。

ソリューション

Virtex-6 DDR2/DDR3 デザインは特定のボード レイアウト規則に従わないとハードウェアで正しく動作しません。次のアンサーは、ボード レイアウト要件に関する詳細です。この情報は、『Virtex-6 メモリ インターフェイス ソリューション ユーザー ガイド』の「DDR2 および DDR3 メモリ インターフェイス ソリューション」の「Design Guidelines」セクションからも入手できます。

これらの規則に従うだけでなく、IBIS モデルを使用して SI シミュレーションを実行してシグナル インテグリティを検証することをお勧めします。

これらの規則に従ってもハードウェアでエラーが発生する場合は、このデザイン アシスタントのハードウェア セクションに戻って、「ピン配置/バンクの要件およびハードウェア デバッグ」を参照してください。

アンサー レコード リファレンス

サブアンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34557 MIG Virtex-6 および 7 シリーズ DDR3 - フライバイ トポロジの要件 N/A N/A
34569 MIG、 - 同時スイッチ ノイズ (SSN) の計算 N/A N/A

関連アンサー レコード

AR# 34544
日付 08/27/2012
ステータス アクティブ
種類 ソリューション センター
デバイス 詳細 概略
IP
このページをブックマークに追加