UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 35260

MIG Virtex-6 DDR2/DDR3 - クロッキングおよびリセット

説明

MIG デザイン アシスタントのこのセクションでは、Virtex-6 DDR3/DDR2 デザインのクロッキングおよびリセットについて説明します。特定の質問に関連する情報を次のリンクから選択してください。

メモ : このアンサーは、ザイリンクス MIG ソリューション センタ (ザイリンクス アンサー 34243) の一部です。ザイリンクス MIG ソリューション センタ には、MIG に関連するすべての質問についての回答が含まれます。MIG を含むデザインを新しく作成する場合、または問題のトラブルシュートをする場合は、このザイリンクス MIG ソリューション センタから情報を入手してください。

ソリューション

(ザイリンクス アンサー 35242) - クロック要件

  • クロッキング方法および入力クロック周波数の変更についての情報が含まれます。
(ザイリンクス アンサー 33268) - MMCM の共有

アンサー レコード リファレンス

関連アンサー レコード

AR# 35260
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス 詳細 概略
IP
このページをブックマークに追加