UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 37213

Virtex-6 FPGA デザイン アシスタント - 一般的なデバイスの問題のトラブルシュート

説明

このアンサーでは、Virtex-6 FPGA デザインのデバイス リソースに関する一般的な問題のソリューションを説明します。

注記: このアンサーはザイリンクス Virtex-6 FPGA ソリューション センター(Xilinx Answer 34963) の一部です。

ザイリンクス Virtex-6 FPGA ソリューション センターには、Virtex-6 デバイスに関する質問が集められています。

Virtex-6 FPGA を含むデザインを新しく作成する場合、または問題をトラブルシュートする場合は、このザイリンクス Virtex-6 FPGA ソリューション センターから情報を入手してください。

ソリューション

一般的なデバイス関連の問題のリストから該当するものを選んでください。

各アンサーには、問題を解決するのに役立つ情報が掲載されています。


(Xilinx Answer 34120)インバータが出力フリップフロップ入力に挿入されない
(Xilinx Answer 32987)2 つの SRL16 を組み合わせて 1 つの LUT Complex にするオプション
(Xilinx Answer 34164)Virtex-6 FPGA デザインのインプリメンテーションを ISE 11.5 以降のソフトウェアで再実行する必要あり

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
34963 ザイリンクス Virtex-6 FPGA ソリューション センター N/A N/A

関連アンサー レコード

AR# 37213
日付 10/08/2019
ステータス アクティブ
種類 一般
デバイス 詳細 概略
このページをブックマークに追加