UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 37938

Spartan-6 FPGA Integrated Block Wrapper v1.4 for PCI Express - リリース ノートおよび既知の問題

説明

このアンサーでは、ISE Design Suite 12.3 で初めてリリースされた Spartan-6 FPGA Integrated Block Wrapper v1.4 for PCI Express のリリース ノートと既知の問題を示します。次の内容が記載されています。
  • 一般情報
  • 新機能
  • 修正点
  • 既知の問題
インストール手順、CORE Generator の一般的な既知の問題、デザイン ツール要件は、次のサイトから『 IP リリース ノート ガイド』 (XTP025) を参照してください。
http://japan.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

ソリューション

新機能
  • ISE 12.3 ソフトウェアをサポート
修正された問題
  • デフォルト シミュレーション テストをアップグレード
    • CR 571633、532234
    • メモリおよび I/O の読み出しと書き込みを含めるため、デフォルト シミュレーション テストがアップグレードされました。
  • ルート ポート モデルの cfg_msg_* インターフェイス ポートを表示
    • CR 568527
    • Endpoint 製品で配布されているルート ポート モデルの最上位に cfg_msg_* ポートが表示されるようになりました。
  • VHDL インスタンシエーション テンプレートの構文エラー
    • CR 572307
    • VHDL インスタンシエーション テンプレートの構文エラーを修正しました。
  • VHDL ルート ポート モデルで駆動されてないユーザー ノンポステッドの OK 信号
    • CR 568356
    • ユーザー ノンポステッドの OK 信号が VHDL ルート ポート モデルで駆動されていないため、メモリ読み出しトランザクションがユーザー インターフェイスに渡されない問題を修正しました。
  • ACK の送信レイテンシが長い
    • CR 565726
    • ACK の送信レイテンシが長すぎ、接続されたコンポーネントの再生タイマーがトリガーされ、エラーが発生していた問題を修正しました。
  • シミュレーション テストを復元
    • CR 558965
    • 以前のコアおよびサンプル デザインで使用できた PCIe テストが Spartan-6 コアの以前のバージョンでは使用できませんでしたが、これを再び使用できるようにしました。
  • クラス コード ルックアップ アシスタントを追加
    • CR 525398
    • 使用するクラス コード値を判断するための支援となるクラス コード ルックアップ アシスタントを GUI に追加しました。
  • Verilog コードと VHDL コードが等しくなるように VHDL をアップデート
    • CR 555150
    • Verilog と VHDL の等価フォーマル チェックを実行し、ラッパーの Verilog コードと VHDL コードを比較しました。

既知の問題
(ザインリンクス アンサー 36416) - Spartan-6 FPGA Integrated Block Wrapper v1.4/v2.3 for PCI Express - ユーザーがインプリメントしたコンフィギュレーション空間レジスタの開始アドレスをカスタマイズできない
(ザインリンクス アンサー 37595) - Spartan-6 Integrated Block Wrapper v2.1 および v1.4 for PCI Express - RAMB16BWER の SIM_DEVICE 属性が SPARTAN6 に設定されない
(ザインリンクス アンサー 38717) - Spartan-6 Integrated Block Wrapper for PCI Express v2.2 および v1.4 - コアをリセットするのに必要なシステム リセットのアサートの最小値
(ザインリンクス アンサー 39548) - Spartan-6 FPGA Integrated Block Wrapper v2.2 および v1.4 for PCI Express - VHDL ラッパーを使用すると再生タイムアウトの発生が早すぎる
(ザインリンクス アンサー 42339) - Spartan-6 FPGA Integrated Block Wrapper for PCI Express v1.4 および v2.3 - 非同期リンクに対する PMA_RX_CFG の設定
(ザインリンクス アンサー 43576) - Spartan-6 FPGA Integrated Block for PCI Express - v1.4 で更新された GTP 属性


改訂履歴
08/11/2011 - アンサー 42339、43576 を追加
12/24/2010 - 39548 を追加
10/26/2010 - 37595、38717 を追加
10/05/2010 - 初版リリース

アンサー レコード リファレンス

サブアンサー レコード

関連アンサー レコード

AR# 37938
日付 05/20/2012
ステータス アクティブ
種類 リリース ノート
デバイス
ツール
IP
このページをブックマークに追加