AR# 38862

ML510 - 回路図のピン名が間違っている

説明

ML510 回路図のピン名が『Virtex-5 FPGA Packaging and Pinout Specification』 (UG195) にあるデバイス/パッケージの組み合わせのものと一致しません。

ソリューション


ML510 回路図にあるバンクの中には、『Virtex-5 FPGA Packaging and Pinout Specification』 (UG195) にあるデバイス/パッケージの組み合わせのものとピン名が一致しないものがあります。UG195 にあるピン配置は、ML510 評価プラットフォームに含まれる FFG1738 パッケージのXC5VFX130T デバイスに対しては正しいものです。

ピン配置の違いはピン名ごとに次の表に記されています。
ML510ピン配置FX130T-2FFG1738
ピン番号UG195 のピン名回路図のピン名
バンク
11F42IO_L0P_11IO_L1N_11
11G42IO_L0N_11IO_L1P_11
11F41IO_L1P_11IO_L3P_11
11G41IO_L1N_11IO_L19N_SM9N_11
11H41IO_L2P_11IO_L11N_CC_SM14N_11
11J41IO_L2N_11IO_L0P_11
11J42IO_L3P_11IO_L2P_11
11K42IO_L3N_11IO_L14P_11
11L40IO_L4P_11IO_L17N_SM11N_11
11L42IO_L5P_11IO_L12N_VRP_11
11M41IO_L5N_11IO_L12P_VRN_11
11M42IO_L6P_11IO_L11P_CC_SM14P_11
11N40IO_L7P_11IO_L17P_SM11P_11
11P40IO_L7N_11IO_L15N_SM13N_11
11Y37IO_L11P_CC_SM14P_11IO_L6P_11
11AA37IO_L11N_CC_SM14N_11IO_L0N_11
11R42IO_L12P_VRN_11IO_L18P_SM10P_11
11P42IO_L12N_VRP_11IO_L5P_11
11P41IO_L13P_11IO_L16P_SM12P_11
11R40IO_L13N_11IO_L5N_11
11T40IO_L14P_11IO_L19P_SM9P_11
11T42IO_L15P_SM13P_11IO_L13N_11
11U41IO_L15N_SM13N_11IO_L13P_11
11U42IO_L16P_SM12P_11IO_L16N_SM12N_11
11V41IO_L16N_SM12N_11IO_L7N_11
11V40IO_L17P_SM11P_11IO_L7P_11
11W41IO_L17N_SM11N_11IO_L4P_11
11W42IO_L18P_SM10P_11IO_L2N_11
11Y42IO_L18N_SM10N_11IO_L3N_11
11AA42IO_L19P_SM9P_11IO_L15P_SM13P_11
11AA41IO_L19N_SM9N_11IO_L18N_SM10N_11
12K4IO_L7P_12IO_L14P_11
13AB41IO_L0P_SM8P_13IO_L4P_13
13AB42IO_L0N_SM8N_13IO_L1N_SM7N_13
13AC41IO_L1P_SM7P_13IO_L8P_CC_SM1P_13
13AD42IO_L1N_SM7N_13IO_L13P_13
13AE42IO_L2P_SM6P_13IO_L3P_SM5P_13
13AD41IO_L2N_SM6N_13IO_L1P_SM7P_13
13AF41IO_L3P_SM5P_13IO_L5P_SM4P_13
13AF42IO_L3N_SM5N_13IO_L6N_SM3N_13
13AF40IO_L4P_13IO_L3N_SM5N_13
13AG42IO_L5P_SM4P_13IO_L5N_SM4N_13
13AH41IO_L5N_SM4N_13IO_L16P_13
13AJ41IO_L6N_SM3N_13IO_L13N_13
AR# 38862
日付 09/20/2011
ステータス アクティブ
種類 一般