UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 40955

LogiCORE IP Ethernet AVB Endpoint v3.1 - タイミング シミュレーションでタイムアウトが発生することがある

説明

Ethernet AVB Endpoint v3.1 コアのサンプル デザインのタイミング シミュレーションでタイムアウトが発生することがあります。

Loading work.glbl(fast)
# Loading instances from ../../implement/results/routed.sdf
# Loading timing data from ../../implement/results/routed.sdf
# ** Note: (vsim-3587) SDF Backannotation Successfully Completed.
# Time: 0 ps Iteration: 0 Region: /demo_tb File: ../demo_tb.v
# ** Warning: (vsim-3316) No solution possible for some delayed timing check nets. 27 negative limits were zeroed. Use +ntc_warn for more info.
# Region: /demo_tb
# 1269508320
# 0
# ** Note: Timing checks are not valid
# ** Error: Testbench timed out

temac_loopback_shim_inst/ifg_counter_0 で RST の立ち下がりエッジ (@125404ps) と CLK の立ち上がりエッジ (@125940ps) の間で回復エラーが発生しています。これは、擬似 Ethernet MAC モジュールへの非同期リセット信号入力で、AVB デザインへ信号をループバックするためサンプル デザインのみに存在するものです。

ソリューション

このタイミング シミュレーション エラーは、モジュールのディアサートをリセットするタイミングにより引き起こされています。これはサンプル専用で、実際のデザインには含まれないものです。デモ用テストベンチでリセットがディアサートされるタイミングを若干変更してタイミング シミュレーションをパスさせることができます。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
40636 LogiCORE IP Ethernet AVB Endpoint v3.1 - ISE 13.1 ソフトウェアのリリース ノートおよび既知の問題 N/A N/A

サブアンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
40956 LogiCORE IP Ethernet AVB Endpoint v3.1 - Spartan-3 デバイスをターゲットにするとタイミング エラーが発生することがある N/A N/A
AR# 40955
日付 12/15/2012
ステータス アクティブ
種類 一般
IP
  • Ethernet AVB
このページをブックマークに追加