AR# 42195

|

MIG v3.7 Virtex-6 DDR2/DDR3 - ECC を有効にしたデザインで、app_correct_en が正しく駆動されず、ECC が動作しない

説明

ECC を有効にしたデザインで、シングル ビット エラーが検出されますが訂正されません。ECC 訂正が実行されない理由を教えてください。

ソリューション

ポート app_correct_en はアクティブ High 信号で、データ ビットにエラーがある場合、そのデータ ビットを修正するために使用されます。MIG v3.7 およびそれ以前のリリースでは、このポートは mc_ui_top モジュールにしかなく、ECC が有効の場合は未接続のままとなります。このため、合成中に ECC 訂正ロジックが削除され、訂正が実行されません。

これは、MIG v3.8 の ISE 13.2 ソフトウェア リリースで修正され、常時シングル ビット エラーが訂正されるように memc_ui_top モジュールで app_correct_en が「1」に接続されています。これ以前のバージョンの MIG でこの問題を回避するには、memc_ui_top モジュールで app_correct_en を「1」に接続して手動で RTL を修正してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
39128 MIG Virtex-6 および Spartan-6 v3.7 - ISE Design Suite 13.1 でのリリース ノートおよび既知の問題 N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
39128 MIG Virtex-6 および Spartan-6 v3.7 - ISE Design Suite 13.1 でのリリース ノートおよび既知の問題 N/A N/A
AR# 42195
日付 05/20/2012
ステータス アクティブ
種類 既知の問題
デバイス 詳細 概略
ツール
IP
People Also Viewed