AR# 42569

Spartan-6 FPGA Integrated Block Wrapper for PCI Express (AXI) - v2.3 で修正された問題

説明

このアンサーには Spartan-6 FPGA Integrated Block v2.3 Wrapper for PCI Express で修正された問題がリストされています。これはこのバージョンのコアの readme.txt にもリストされています。これらの問題は、前のバージョンのコアからのアップデートにより修正されています。

ここに挙げられていない既知の問題や修正された問題については、(ザイリンクス アンサー 45702) を参照してください。

ソリューション


修正された問題
  • GTP 設定のアップデート
    CR 608469
    ボード特性結果に基づいて、GTP が新しい設定でアップデートされたことで、信頼性が向上し、PVT 間のマージンが増加しました。
  • LL_REPLAY_TIMEOUT 設定のアップデート
    CR 582996
    RX L0s のレイテンシを修正するため LL_REPLAY_TIMEOUT 設定がアップデートされました。
  • ユーザー インターフェイス信号の名前を tstrb から tkeep に変更
    CR 579318
    ユーザー インターフェイス信号 s_axis_tx_tstrb[3:0] および m_axis_rx_tstrb[3:0] が s_axis_tx_tkeep[3:0] および m_axis_rx_tkeep[3:0] に変更されました。これらの信号は、Spartan-6 Integrated Block for PCI Express では不要ですが、AXI への準拠のために必要です。
  • ルート ポート モデル - GTX 設定のアップデート
    CR 590671
    Virtex-6 FPGA Integrated Block for PCI Express ルート ポート モデルに含まれる GTX の POWER_SAVE 設定がアップデートされました。

改訂履歴
2012/01/18 - 既知の問題をすべて 1 つのアンサーにまとめるためフォーマットを変更し、アンサー 45702 への参照を追加。ここにリストされていた問題はアンサー 45702 へすべて移動。
2011/10/08 - アンサー 44442 を追加
2011/07/06 - 初版

アンサー レコード リファレンス

サブアンサー レコード

AR# 42569
日付 05/20/2012
ステータス アクティブ
種類 リリース ノート
デバイス
IP