UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 45237

LogiCORE IP Triple-Rate SDI (シリアル デジタル インターフェイス) Virtex-6 - SDI リファレンス デザインの UCF 制約はどこにあるか

説明

SDI リファレンス デザインの UCF 制約はどこにありますか。

ソリューション


SDI IP を生成する場合は UCF ファイルは生成されません。これは、制約が非常に単純だからです。LogiCORE IP Virtex-6 FPGA Triple-Rate SDI User Guide (UG823) に説明があります。RXRECCLK および TXOUTCLK クロックに 148.5 MHz の周期制約を設定するだけです。

また、XAPP1075 デモと共に配布されているサンプルの UCF ファイルがあり、これをガイドとして使用することもできます。

LogiCORE IP Triple Rate SDI のリリース ノートおよび既知の問題については (ザイリンクス アンサー 40473) を参照してください。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
40473 LogiCORE IP Triple-Rate SDI (シリアル デジタル インターフェイス) Virtex-6 - リリース ノートおよび既知の問題 N/A N/A
AR# 45237
日付 12/15/2012
ステータス アクティブ
種類 一般
デバイス
  • Virtex-6 CXT
  • Virtex-6 HXT
  • Virtex-6 LX
  • More
  • Virtex-6 LXT
  • Virtex-6 SXT
  • Less
このページをブックマークに追加