UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 46752

Spartan-6 FPGA デザイン アシスタント - デバイスでの分散メモリの使用

説明

このアンサーでは、タイミングの改善やブロック RAM 使用率の低減のために分散メモリを使用する方法について説明します。

注記 : このアンサーは、Spartan-6 FPGA ソリューション センター (ザイリンクス アンサー 44744) の一部です。Spartan-6 FPGA ソリューション センターには、Spartan-6 デバイスに関連するすべての質問への回答が含まれています。 Spartan-6 FPGA を含むデザインを新しく作成する場合、または問題をトラブルシュートする場合は、この Spartan-6 FPGA ソリューション センターから情報を入手してください。

ソリューション

分散メモリはデバイスのスライス ロジックを使用してインプリメントされるメモリ エレメントです。ブロック RAM を使い切ってしまったプロジェクトでは、RAM および ROM のインプリメントに分散メモリを使用できます。

さらに、タイミングがクリティカルな場合に、タイミングを満たしやすくするために分散メモリを使用することもできます。分散メモリはスライス ロジックにインプリメントされるため、タイミングがクリティカルなエリアにあるロジックの近くに配線できます。

分散メモリをベースにしたメモリ エレメントをデザインにインプリメントするのに LogiCORE Distributed Memory Generator IP コアを使用できます。このコアの詳細は、『LogiCORE IP Distributed Memory Generator v5.1 データシート』 (DS322) を参照してください。
http://japan.xilinx.com/support/documentation/ip_documentation/dist_mem_gen_ds322.pdf

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
44744 Spartan-6 FPGA ソリューション センター N/A N/A

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
46745 Spartan-6 FPGA デザイン アシスタント - Spartan-6 FPGA でのコンフィギャブル ロジックのデザイン N/A N/A
AR# 46752
作成日 03/27/2012
最終更新日 12/15/2012
ステータス アクティブ
タイプ 一般
デバイス
  • Spartan-6 LX
  • Spartan-6 LXT
  • Spartan-6Q