UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 47318

7 シリーズ FPGA GTH トランシーバー - シミュレーション実行時間が長い

説明

このアンサーでは、7 シリーズ GTH トランシーバーのシミュレーション実行時間が長い問題と、その回避策について説明します。

ソリューション


GTHE2 の現在のソフトウェア モデルは、GTXE2 のモデルと比較してシミュレーション実行時間が長くなっています。特に、トランシーバーがリセットまたは初期化された後の RXCDRLOCK のアサートで長くなります。

14.4 よりも古いバージョンの ISE では、シミュレーション実行時間を短くするため、次の回避策を利用してください。
CFOK_CFG[8] = 1'b1

現在 GTH に対して推奨されている設定は次のとおりです。
CFOK_CFG = 42'h248_0004_0E80 (ハードウェア用)

シミュレーションでは、この属性の設定を次のように変更してください。
CFOK_CFG = 42'h248_0004_0F80

この問題は ISE 14.4 で修正される予定です。14.4 で修正された後は、上記の回避策は不要になります。
AR# 47318
日付 03/04/2013
ステータス アクティブ
種類 一般
デバイス
  • Virtex-7
このページをブックマークに追加