UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 51135

7 Series Integrated Block for PCI Express v1.6 - Z77(Ivy Bridge) プラットフォームでコアがリンク アップしない

説明


問題が発生したバージョン : v1.6
修正バージョンおよびその他の既知の問題 : (ザイリンクス アンサー 40469)

7 Series Integrated Block for PCI Express v1.6 コアが Intel Z77 (Ivy Bridge) プラットフォームでコアがリンク アップしません。

ソリューション


これは、Intel 社のエラッタより発生する Artix および Kintex デバイスにインプリメントされたコアでの既知の問題です。

この問題を回避するには、gt_wrapper.v で TX_RXDETECT_REF を 3'b011 に設定してください。このパラメーターはデフォルトで 3'b100 に設定されています。

Intel 社のエラッタは、次のリンクから入手可能です。
http://www.intel.com/content/dam/www/public/us/en/documents/specification-updates/3rd-gen-core-desktop-specification-update.pdf

この問題に関連するエラッタは BV56 です。

注記 : 「問題の発生したバージョン」は、問題が最初に発見されたバージョンを示します。問題はそれより以前のバージョンでも発生していた可能性がありますが、以前のバージョンではそれを検証するテストは実行されていません。

改訂履歴
2012/09/18 - マイナーな更新
2012/08/17 - 初版
AR# 51135
作成日 09/17/2012
最終更新日 03/06/2013
ステータス アクティブ
タイプ 既知の問題
ツール
  • ISE Design Suite - 14.2
  • Vivado - 2012.2
IP
  • 7 Series Integrated Block for PCI Express (PCIe)