UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 52228

KC724 - 早期アクセス サイトのマスター UCF の差動ペアに LVCMOS IOSTANDARD が設定されている

説明

早期アクセス サイト (http://japan.xilinx.com/member/7_ea_kc724/index.htm) にある KC724 マスター UCF ファイルには 差動ペア AJ3、B25、C25 の IOSTANDARD に LVCMOS18 がリストされています。これは正しいですか。

ソリューション


AJ3 および AK3 は CM_LVDS3_N / P ピンで、B25 および C25 は LVDS_OSC_N / _P ピンです。

差動ペア AJ3 AK3 には IOSTANDARD LVDS に関連付けられています。
差動ペア B25 C25 には IOSTANDARD LVDS_25 に関連付けられています。

これは、KC724 ボードのファイル ページにあるマスター UCF の v1.0 で修正されています。 http://japan.xilinx.com/support/documentation/kc724_14-3_bf.htm
AR# 52228
日付 11/06/2012
ステータス アクティブ
種類 一般
Boards & Kits
  • Kintex-7 FPGA KC724 Characterization Kit
このページをブックマークに追加