UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 52841

14.2 ChipScope IBERT - Virtex-7 - GTH - QPLL_REFCLK_DIV の設定が誤っている

説明

Virtex-7 GTH の IBERT を使用する場合、QUAD 116 のみの QPLL_REFCLK_DIV が不正に設定されます。

ライン レート = 10.3125、refclk = 312.5M に対して、この値が 1 と設定されます。

ソリューション

このパラメーターは、IBERT のコンソールで手動で 0 に変更できます。

この問題は、IBERT の今後のバージョンで修正される予定です。
AR# 52841
日付 12/18/2014
ステータス アクティブ
種類 一般
デバイス
  • Virtex-7
ツール
  • ChipScope Pro - 14
このページをブックマークに追加