AR# 54760

Zynq-7000 SoC - Zynq-7000 SoC デバイスのブート

説明

このアンサーは、Zynq-7000 SoC のブートに関する情報入手先を集めたものです。

選択したブート インターフェイスを使用して Zynq-7000 デバイスをブートするさまざまなモードおよびコンフィギュレーションについて説明した資料を示します。

注記: このアンサーは、ザイリンクス Zynq-7000 SoC ソリューション センター (Xilinx Answer 52512) の一部です。

ザイリンクス Zynq-7000 SoC ソリューション センターには、Zynq-7000 SoC に関する質問が集められています。

Zynq-7000 SoC を含むデザインを新しく作成する場合、または問題をトラブルシュートする場合は、このザイリンクス Zynq-7000 SoC ソリューション センターから情報を入手してください。

ソリューション

UG1046 UltraFast Embedded Design Methodology Guide now contains all of the information about booting a Zynq-7000 SoC device.

Boot Flows and Concepts (FSBL, image creation through BootGEN, multiboot and fallback mechanisms) are described in chapters 6 and 32 of (UG585) Zynq-7000 SoC Technical Ref. Manual and chapter 3 and appendix A of UG821 Zynq-7000 SoC Software Developers Guide.

Below are some more Xilinx Answers relevant for Boot and Configuration. 
 
Primary Boot Devices
 
Zynq-7000 SoC supports Quad-SPI, NAND, NOR and SD as primary boot interfaces.

(Xilinx Answer 50991) contains details about which memory vendors and devices families are tested and supported by Xilinx.
 
Boot Times for Zynq-7000 Devices 
 
(Xilinx Answer 55572) Zynq-7000 SoC: Boot Times using NAND / QSPI
 
Considerations on large QSPI devices
 
(Xilinx Answer 57900) Zynq-7000 SoC - Boot Image requirements when using larger than 16MB QSPI and RSA Authentication
(Xilinx Answer 60803) Zynq-7000 SoC - Boot Image requirements when using larger than 16MB QSPI with optional Execute-in-Place (XIP) mode
(Xilinx Answer 59518) Zynq-7000 SoC: QSPI boot time consideration with larger QSPI memory
(Xilinx Answer 54760) Design Advisory for Zynq-7000 SoC - Zynq and QSPI reset requirements when using flash larger than 16MB
 
Secure and Non-Secure Boot and Configuration
 
(Xilinx Answer 54825) Zynq-7000 SoC - Non-Secure Boot and Configuration
  • Booting Bare Metal
  • Single Core Boot and Configuration
  • AMP: Linux/Bare Metal Boot and Configuration
  • Partial Reconfiguration
  • Booting Linux
  • Using U-Boot
  • AMP: Linux/Free RTOS Boot
  • Partial Reconfiguration
  • 2nd (SSBL) and subsequent Stage Booting
 
(Xilinx Answer 54827) Zynq-7000 SoC - Secure Boot and Configuration
  • eFUSE and BBRAM for Secure Boot
  • XAPPs and White Papers
 
Creating and Programming Boot Flash Sources
 
(Xilinx Answer 54832) Zynq-7000: SoC - Creating Boot Images and Programming Boot Flash Sources
  • Creating boot images using BootGen
  • Creating a PCIe tandem boot image
  • Programming Flash Devices
  • Programming with U-Boot
  • Programming with iMPACT
  • Programming with SDK
 
(Xilinx Answer 54833) Zynq-7000 SoC - PCIe Tandem Boot
  • Configuring PCIe and Booting Linux in Non-Secure Mode

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
52538 Zynq-7000 SoC - ブートおよびコンフィギュレーション N/A N/A

サブアンサー レコード

AR# 54760
日付 05/29/2018
ステータス アクティブ
種類 一般
デバイス