AR# 56174

Kintex-7 FPGA エンベデッド ターゲット リファレンス デザイン - リリース ノートおよび既知の問題のマスター アンサー

説明

このアンサーでは、Kintex-7 FPGA エンベデッド キットに含まれるターゲット リファレンス デザインのリリース ノートおよび既知の問題を示します。キットを使用している際に発生する可能性のある問題を回避するために役立つ情報を記載しています。

Kintex-7 FPGA エンベデッド キットのリリース ノートおよび既知の問題は、(ザイリンクス アンサー 52970) を参照してください。

Kintex-7 FPGA エンベデッド キット v1.0 には次のコンポーネントが含まれています。

ソフトウェア

  • ISE Design Suite

ハードウェア

  • Kintex-7 FPGA XC7K325T-2FFG900CES デバイスが搭載された KC705 ボード
  • Kintex-7 FPGA コネクティビティ キット TRD v1.2 およびそれ以降のバージョンは Kintex-7 FPGA XC7K325T-2FFG900C デバイスをターゲットにしています。

ソリューション

Kintex-7 FPGA エンベデッド キット TRD v1.0 (ISE Design Suite 13.4、CES シリコン)

環境変数 XILINX および XILINX_PLANAHEAD を設定するには、settings32.sh または settings64.sh を ISE インストール ディレクトリから呼び出すか、または Windows で [スタート] → [Xilinx ISE Design Suite 13.4] → [Accessories] → [ISE Design Suite Command Prompt] をクリックして ISE Design Suite コマンド プロンプトを起動します。

  • シリコン
    • このキットには GES シリコンが搭載された KC705 ボードが含まれています。詳細は、XC7K325T ES エラッタを参照してください。
  • IP コア
    • LogiCORE IP Processor System Reset Module (proc_sys_reset) : v3.00.a
    • LogiCORE IP AXI Interconnect (axi_interconnect) : v1.05.a
    • LogiCORE IP AXI to AXI Connector (axi2axi_connector) : v1.00.a
    • LogiCORE IP AXI Interrupt Controller (axi_intc) : v1.01.a
    • LogiCORE IP AXI Timer (axi_timer) : v1.03.a
    • LogiCORE IP AXI Block RAM Controller (axim_bram_ctrl) : v1.03.a
    • LogiCORE IP AXI 16550 (axi_uart16550) : v1.01.a
    • LogiCORE IP AXI GPIO (axi_gpio) : v1.01.b
    • LogiCORE IP AXI External Memory Controller (axi_emc) : v1.02.a
    • LogiCORE IP AXI IIC Bus Interface (axi_iic) : v1.01.b
    • LogiCORE IP AXI DMA (axi_dma) : v5.00.a
    • LogiCORE IP AXI Ethernet (axi_ethernet) : v3.00.a
    • LogiCORE IP AXI Video Direct Memory Access (axi_vdma) : v5.00.a、ローカル pcore
    • LogiCORE IP AXI XADC (axi_xadc) : v1.00.a
    • LogiCORE IP Video Timing Controller (axi_vtc) : v3.00.a、ローカル pcore
    • LogiCORE IP Processor LMB BRAM Interface Controller (lmb_bram_if_cntlr) : v3.00.b
    • Performance Monitor (perf_monitor) : v1.00.a、ローカル pcore
    • IP Processor Local Memory Bus (lmb_v10) : v2.00.b
    • Block RAM (bram_block) : v1.00.a
    • MicroBlaze : v8.20.b
    • MicroBlaze Debug Module (mdm) : v2.00.b
    • clock_generator : v4.03.a
    • AXI 7 Series Memory Controller (axi_7series_ddrx) : v1.03.a
    • Xylon logicBRICKS IP コア ライブラリ (logisdhc) からの Secure Digital (SD) card Host Controller IP コア : v1.06.c. サードパーティ、ローカル pcore
    • Utility Reduced Logic (util_reduced_logic) : v1.00.a
    • Utility Flip-Flop (util_flipflop) : v1.10.a
    • Video Multiplexer (vsrc_sel) : v1.00.a、ローカル pcore
    • AXI Internal Test Pattern Generator (axi_tpg) : v2.00.a、ローカル pcore
    • DVI2AXI (dvi2axi) : v1.00.a、ローカル pcore
    • DVI Scaler : v1.00.a、ローカル pcore
    • Video Scaler (axi_scaler) : v1.00.a、ローカル pcore
    • Compact Video Controller (logicvc) : v2.04.a、サードパーティ、ローカル pcore
    • 24bit RGB to 16bit YCbCr converter IP (dvi_24_to_16bit_ycbcr) : v1.00.a、ローカル pcore
  • ターゲット リファレンス デザイン
  • ツール
    • TRD には ISE Design Suite 13.4 (Logic、System、または Embedded Edition) を使用します。

Kintex-7 FPGA エンベデッド キット TRD v2.0 (ISE Design Suite 14.1、CES シリコン)

環境変数 XILINX および XILINX_PLANAHEAD を設定するには、settings32.sh または settings64.sh を ISE インストール ディレクトリから呼び出すか、または Windows で [スタート] → [Xilinx ISE Design Suite 13.4] → [Accessories] → [ISE Design Suite Command Prompt] をクリックして ISE Design Suite コマンド プロンプトを起動します。

  • シリコン
    • このキットには GES シリコンが搭載された KC705 ボードが含まれています。詳細は、XC7K325T ES エラッタを参照してください。
  • IP コア
    • LogiCORE IP Processor System Reset Mdoule (proc_sys_reset) : v3.00.a
    • LogiCORE IP AXI Interconnect (axi_interconnect) : v1.06.a
    • LogiCORE IP AXI to AXI Connector (axi2axi_connector) : v1.00.a
    • LogiCORE IP AXI Interrupt Controller (axi_intc) : v1.02.a
    • LogiCORE IP AXI Timer (axi_timer) : v1.03.a
    • LogiCORE IP AXI Block RAM Controller (axim_bram_ctrl) : v1.03.a
    • LogiCORE IP AXI 16550 (axi_uart16550) : v1.01.a
    • LogiCORE IP AXI GPIO (axi_gpio) : v1.01.b
    • LogiCORE IP AXI External Memory Controller (axi_emc) : v1.03.a
    • LogiCORE IP AXI IIC Bus Interface (axi_iic) : v1.02.a
    • LogiCORE IP AXI DMA (axi_dma) : v5.00.a
    • LogiCORE IP AXI Ethernet (axi_ethernet) : v3.01.a. Local pcore.
    • LogiCORE IP AXI Video Direct Memory Access (axi_vdma) : v5.01.a. ローカル pcore
    • LogiCORE IP AXI XADC (axi_xadc) : v1.00.a
    • LogiCORE IP Video Timing Controller (axi_vtc) : v3.00.a、ローカル pcore
    • LogiCORE IP Processor LMB BRAM Interface Controller (lmb_bram_if_cntlr): v3.00.b
    • Performance Monitor (perf_monitor) : v1.00.a、ローカル pcore
    • IP Processor Local Memory Bus (lmb_v10) : v2.00.b
    • Block RAM (bram_block) : v1.00.a
    • MicroBlaze : v8.30.b
    • MicroBlaze Debug Module (mdm) : v2.00.b
    • clock_generator : v4.03.a
    • AXI 7 Series Memory Controller (axi_7series_ddrx) : v1.04.a
    • Xylon logicBRICKS IP コア ライブラリ (logisdhc) からの Secure Digital (SD) card Host Controller IP : v1.06.c、サードパーティ、ローカル pcore
    • Utility Reduced Logic (util_reduced_logic) : v1.00.a
    • Utility Flip-Flop (util_flipflop) : v1.10.a
    • Video Multiplexer (vsrc_sel) : v1.00.a、ローカル pcore
    • AXI Internal Test Pattern Generator (axi_tpg) : v2.00.a、ローカル pcore
    • DVI2AXI (dvi2axi) : v1.00.a、ローカル pcore
    • DVI Scaler : v1.00.a、ローカル pcore
    • Video Scaler (axi_scaler) : v1.00.a、ローカル pcore
    • Compact Video Controller (logicvc) : v2.04.a、サードパーティ、ローカル pcore
    • 24bit RGB to 16bit YCbCr converter IP (dvi_24_to_16bit_ycbcr) : v1.00.a、ローカル pcore
  • ターゲット リファレンス デザイン
  • ツール
    • TRD には ISE Design Suite 14.1 (Logic、System、または Embedded Edition) を使用します。

 

Kintex-7 FPGA エンベデッド キット TRD v3.0 (ISE Design Suite 14.2、C シリコン)

環境変数 XILINX および XILINX_PLANAHEAD を設定するには、settings32.sh または settings64.sh を ISE インストール ディレクトリから呼び出すか、または Windows で [スタート] → [Xilinx ISE Design Suite 13.4] → [Accessories] → [ISE Design Suite Command Prompt] をクリックして ISE Design Suite コマンド プロンプトを起動します。

  • シリコン
    • このキットにはプロダクション シリコンが搭載された KC705 ボードが含まれています。
  • IP コア
    • LogiCORE IP Processor System Reset Module (proc_sys_reset) : v3.00.a
    • LogiCORE IP AXI Interconnect (axi_interconnect) : v1.06.a
    • LogiCORE IP AXI to AXI Connector (axi2axi_connector) : v1.00.a
    • LogiCORE IP AXI Interrupt Controller (axi_intc) : v1.02.a
    • LogiCORE IP AXI Timer (axi_timer) : v1.03.a
    • LogiCORE IP AXI Block RAM Controller (axim_bram_ctrl) : v1.03.a
    • LogiCORE IP AXI 16550 (axi_uart16550) : v1.01.a
    • LogiCORE IP AXI GPIO (axi_gpio) : v1.01.b
    • LogiCORE IP AXI External Memory Controller (axi_emc) : v1.03.a
    • LogiCORE IP AXI IIC Bus Interface (axi_iic) : v1.02.a
    • LogiCORE IP AXI DMA (axi_dma) : v6.01.a
    • LogiCORE IP AXI Ethernet (axi_ethernet) : v3.01.a
    • LogiCORE IP AXI Video Direct Memory Access (axi_vdma) : v5.02.a
    • LogiCORE IP AXI XADC (axi_xadc) : v1.00.a
    • LogiCORE IP Processor LMB BRAM Interface Controller (lmb_bram_if_cntlr) : v3.10.a
    • Performance Monitor (perf_monitor) : v1.00.a、ローカル pcore
    • IP Processor Local Memory Bus (lmb_v10) : v2.00.b
    • Block RAM (bram_block) : v1.00.a
    • MicroBlaze : v8.40.a
    • MicroBlaze Debug Module (mdm) : v2.10.a
    • clock_generator : v4.03.a
    • AXI 7 Series Memory Controller (axi_7series_ddrx) : v1.05.a
    • Xylon logicBRICKS IP コア ライブラリ (logisdhc) からの Secure Digital (SD) card Host Controller IP : v1.06.c、サードパーティ、ローカル pcore
    • Utility Reduced Logic (util_reduced_logic) : v1.00.a
    • Utility Filp-Flop (util_flipflop) : v1.10.a
    • Video Multiplexer (vsrc_sel) : v1.00.a、ローカル pcore
    • AXI Internal Test Pattern Generator (axi_tpg) : v2.00.a、ローカル pcore
    • DVI2AXI (dvi2axi) : v1.00.a、ローカル pcore
    • DVI Scaler : v1.00.a、ローカル pcore
    • Video Scaler (axi_scaler) : v1.00.a、ローカル pcore
    • Compact Video Controller (logicvc) : v2.05.a、サードパーティ、ローカル pcore
    • EDK build IP Video Timing Controller (v_tc) : v5.00.a
    • CORE Generator ベースの axi_vtc pcore は v_tc EDK pcore に置き換えられます。
    • v_tc ドライバーのコンパイルでエラーが発生する可能性があり、BSP 設定でこれを generic または none に設定する必要があります。
    • ツールで生成された BMM ファイルを使用して SDK で DATA2MEM を実行するとエラーが発生する可能性があります。詳細は、(ザイリンクス アンサー 51180) を参照してください。
  • ターゲット リファレンス デザイン
  • ツール
    • TRD には ISE Design Suite 14.2 (Logic、System または Embedded Edition) を使用します。
    • 14.2 では 7 シリーズ GES -2 デバイスにパッチが必要です。詳細は、(ザイリンクス アンサー 50886) を参照してください。

Kintex-7 FPGA エンベデッド キット TRD v4.0 (ISE Design Suite 14.3、C シリコン)

Vivado フローがこのリリースから導入されています。

  • シリコン
    • このキットにはプロダクション シリコンが搭載された KC705 ボードが含まれています。
  • IP コア
    • LogiCORE IP Processor System Reset Module (proc_sys_reset) : v3.00.a
    • LogiCORE IP AXI Interconnect (axi_interconnect) : v1.06.a
    • LogiCORE IP AXI to AXI Connector (axi2axi connector) : v1.00.a
    • LogiCORE IP AXI Interrupt Controller (axi_intc) : v1.03.a
    • LogiCORE IP AXI Timer (axi_timer) : v1.03.a
    • LogiCORE IP AXI Block RAM Controller (axim_bram_ctrl) : v1.03.a
    • LogiCORE IP AXI 16550 (axi_uart16550) : v1.01.a
    • LogiCORE IP AXI GPIO (axi_gpio) : v1.01.b
    • LogiCORE IP AXI External Memory Controller (axi_emc) : v1.03.a
    • LogiCORE IP AXI IIC Bus Interface (axi_iic) : v1.02.a
    • LogiCORE IP AXI DMA (axi_dma) : v6.02.a
    • LogiCORE IP AXI Ethernet (axi_ethernet) : v3.01.a
    • LogiCORE IP AXI Video Direct Memory Access (axi_vdma) : v5.03.a
    • LogiCORE IP AXI XADC (axi_xadc) : v1.00.a
    • LogiCORE IP Processor LMB BRAM Interface Controller (lmb_bram_if_cntlr) : v3.10.b
    • Performance Monitor (perf_monitor) : v1.00.a、ローカル pcore
    • IP Processor Local Memory Bus (lmb_v10) : v2.00.b
    • Block RAM (bram_block) : v1.00.a
    • MicroBlaze : v8.40.b
    • MicroBlaze Debug Module (mdm) : v2.10.a
    • clock_generator : v4.03.a
    • AXI 7 Series Memory Controller (axi_7series_ddrx) : v1.06.a
    • Xylon logicBRICKS IP コア ライブラリ (logisdhc) からの Secure Digital (SD) card Host Controller IP : v1.06.c、サードパーティ、ローカル pcore
    • Utility Reduced Logic (util_reduced_logic) : v1.00.a
    • Utility Flip-Flop (util_flipflop) : v1.10.a
    • Video Multiplexer (vsrc_sel) : v1.00.a、ローカル pcore
    • AXI Internal Test Pattern Generator (axi_tpg) : v2.00.a、ローカル pcore
    • DVI2AXI (dvi2axi) : v1.00.a、ローカル pcore
    • DVI Scaler : v1.00.a、ローカル pcore
    • Video Scaler (axi_scaler) : v1.00.a、ローカル pcore
    • Compact Video Controller (logicvc) : v2.05.a、サードパーティ、ローカル pcore
    • EDK build IP Video Timing Controller (v_tc) : v5.01.a
    • v_tc ドライバーのコンパイルでエラーが発生する可能性があり、BSP 設定でこれを generic または none に設定する必要があります。
    • ツールで生成された BMM ファイルを使用して SDK で DATA2MEM を実行するとエラーが発生する可能性があります。詳細は、(ザイリンクス アンサー 51180) を参照してください。
  • ターゲット リファレンス デザイン
  • ツール
    • TRD には ISE Design Suite 14.3 (Logic、System または Embedded Edition) を使用します。
    • 14.3 の 7 シリーズ GES -2 デバイスには緊急パッチが必要です。詳細は、(ザイリンクス アンサー 50886) を参照してください。

Kintex-7 FPGA エンベデッド キット TRD v5.0 (ISE Design Suite 14.4、C シリコン)

Vivado フローがこのリリースから導入されています。

  • シリコン
    • このキットにはプロダクション シリコンが搭載された KC705 ボードが含まれています。
  • IP コア
    • LogiCORE IP Processor System Reset Module (proc_sys_reset) : v3.00.a
    • LogiCORE IP AXI Interconnect (axi_interconnect) : v1.06.a
    • LogiCORE IP AXI to AXI Connector (axi2axi_connector) : v1.00.a
    • LogiCORE IP AXI Interrupt Controller (axi_intc) : v1.03.a
    • LogiCORE IP AXI Timer (axi_timer) : v1.03.a
    • LogiCORE IP AXI Block RAM Controller (axim_bram_ctrl) : v1.03.a
    • LogiCORE IP AXI 16550 (axi_uart16550) : v1.01.a
    • LogiCORE IP AXI GPIO (axi_gpio) : v1.01.b
    • LogiCORE IP AXI External Memory Controller (axi_emc) : v1.03.a
    • LogiCORE IP AXI IIC Bus Interface (axi_iic) : v1.02.a
    • LogiCORE IP AXI DMA (axi_dma) : v6.03.a
    • LogiCORE IP AXI Ethernet (axi_ethernet) : v3.01.a
    • LogiCORE IP AXI Video Direct Memory Access (axi_vdma) : v5.04.a
    • LogiCORE IP AXI XADC (axi_xadc) : v1.00.a
    • LogiCORE IP Process LMB BRAM Interface Controller (lmb_bram_if_cntlr) : v3.10.b
    • Performance Monitor _perf_monitor) : v1.00.a、ローカル pcore
    • IP Processor Local Memory Bus (lmb_v1.0) : v2.00.b
    • Block RAM (bram_block) : v1.00.a
    • MicroBlaze : v8.40.b
    • MicroBlaze Debug Module (mdm) : v2.10.a
    • clock_generator : v4.03.a
    • AXI 7 Series Memory Controller (axi_7series_ddrx) : v1.07.a
    • Xylon logBRICKS IP コア ライブラリ (logisdhc) からの Secure Digital (SD) card Host Controller IP : v1.06c、サードパーティ、ローカル pcore
    • Utility Reduced Logic (util_reduced_logic) : v1.00.a
    • Utility Flip-Flop (util_flipflop) : v1.10.a
    • Video Multiplexer (vsrc_sel) : v1.00.a、ローカル pcore
    • AXI Internal Test Pattern Generator (axi_tpg) : v2.00.a、ローカル pcore
    • DVI2AXI (dvi2axi) : v1.00.a、ローカル pcore
    • DVI Scaler : v1.00.a、ローカル pcore
    • Video Scaler (axi_scaler) : v1.00.a、ローカル pcore
    • Compact Video Controller (logicvc) : v3.00.a、サードパーティ、ローカル pcore
    • EDK build IP Video Timing Controller (v_tc) : v5.01.a
    • v_tc ドライバーのコンパイルでエラーが発生する可能性があり、BSP 設定でこれを generic または none に設定する必要があります。
    • ツールで生成された BMM ファイルを使用して SDK で DATA2MEM を実行するとエラーが発生する可能性があります。詳細は、(ザイリンクス アンサー 51180) を参照してください。
  • ターゲット リファレンス デザイン
  • ツール
    • TRD には ISE Design Suite 14.4 (Logic、System または Embedded Edition) を使用します。
    • 14.4 デザイン ツールの SDK では、プロファイリング オプションは機能しません。詳細は、(ザイリンクス アンサー 53672) を参照してください。

Kintex-7 FPGA エンベデッド キット TRD v6.0 (ISE Design Suite 14.5、C シリコン)

注記 : 以前のバージョンと一貫性を持たせるため、この TRD の一部には Xilkernel が使用されています。Xilkernel は今後サポートされなくなりますので、新しいデザインには使用しないでください。

  • シリコン
    • このキットにはプロダクション シリコンが搭載された KC705 ボードが含まれています。
  • IP コア
    • LogiCORE IP Processor System Reset Module (proc_sys_reset) : v3.00.a
    • LogiCORE IP AXI Interconnect (axi_interconnect) : v1.06.a
    • LogiCORE IP AXI to AXI Connector (axi2axi_connector) : v1.00.a
    • LogiCORE IP AXI Interrupt Controller (axi_intc) : v1.03.a
    • LogiCORE IP AXI Timer (axi_timer) : v1.03.a
    • LogiCORE IP AXI Block RAM Controller (axim_bram_ctrl) : v1.03.a
    • LogiCORE IP AXI 16550 (axi_uart16550) : v1.01.a
    • LogiCORE IP AXI GPIO (axi_gpio) : v1.01.b
    • LogiCORE IP AXI External Memory Controller (axi_emc) : v1.03.b
    • LogiCORE IP AXI IIC Bus Interface (axi_iic) : v1.02.a
    • LogiCORE IP AXI DMA (axi_dma) : v6.03.a
    • LogiCORE IP AXI Ethernet (axi_ethernet) : v3.01.a
    • LogiCORE IP AXI Video Direct Memory Access (axi_vdma) : v5.04.a
    • LogiCORE IP AXI XADC (axi_xadc) : v1.00.a
    • LogiCORE IP AXI Performance Monitor (axi_perf_mon) : v3.00.a
    • LogiCORE IP Video In to AXI4-Stream (v_vid_in_axi4s) : v2.01.a
    • LogiCORE IP Processor LMB BRAM Interface Controller (lmb_bram_if_cntlr) : v3.10.c
    • IP Processor Local Memory Bus (lmb_v10) : v2.00.b
    • Block RAM (bram_block) : v1.00.a
    • MicroBlaze : v8.50.a
    • MicroBlaze Debug Module (mdm) : v2.10.a
    • clock_generator : v4.03.a
    • AXI 7 Series Memory Controller (axi_7series_ddrx) : v1.08.a
    • Xylon logicBRICKS IP コア ライブラリ (logisdhc) からの Secure Digital (SD) card Host Controller IP : v1.06.c、サードパーティ、ローカル pcore
    • Utility Reduced Logic (util_reduced_logic) : v1.00.a
    • Utility Flip-Flop (util_flipflop) : v1.10.a
    • Video Multiplexer (vsrc_sel) : v1.00.a. ローカル pcore
    • AXI Internal Test Pattern Generator (axi_tpg) : v2.00.a、ローカル pcore
    • DVI Scaler : v1.00.a、ローカル pcore
    • Video Scaler (axi_scaler) : v1.00.a、ローカル pcore
    • Compact Video Controller (logicvc) : v3.00.a、サードパーティ、ローカル pcore
    • EDK build IP Video Timing Controller (v_tc) : v5.01.a
    • v_tc ドライバーのコンパイルでエラーが発生する可能性があり、BSP 設定でこれを generic または none に設定する必要があります。
    • このリリースから、ローカル pcore の perf_monitor は EDK でビルドされた IP axi_perf_mon に置き換えられます。
    • このリリースから、ローカル pcore の DVI2AXI は v_vid_in_axi4s に置き換えられます。
  • ターゲット リファレンス デザイン
  • ツール
    • TRD には ISE Design Suite 14.5 (Logic、System または Embedded Edition) を使用します。

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
52970 Kintex-7 FPGA エンベデッド キット - 既知の問題およびリリース ノート - マスター アンサー N/A N/A

関連アンサー レコード

AR# 56174
日付 06/19/2013
ステータス アクティブ
種類 一般
Boards & Kits