AR# 64718

UltraScale FPGA Gen3 Integrated Block for PCI Express (Vivado 2015.1) -XCVU095 - FFVC2104、XCVU190 - FLGA2577 および XCVU125 - FLVC2104 の refclk_buf ロケーションが間違っている

説明

問題の発生したバージョン : v4.0 (Vivado 2015.1)
修正バージョンおよびその他の既知の問題 : (ザイリンクス アンサー 57945)

次のデバイスに対し、ltraScale FPGA Gen3 Integrated Block for PCI Express コアを生成すると、生成された XDC ファイルに間違った refclk_buf ロケーションが含まれています。

  • XCVU095 - FFVC2104
  • XCVU190 - FLGA2577
  • XCVU125 - FLVC2104

ソリューション

これは既知の問題で、次のコア リリースで修正される予定です。

次のように制約を修正してください。

注記 : [問題の発生したバージョン] 列には、問題が最初に見つかったバージョンを示しています。

問題はそれ以前のバージョンでも発生していた可能性がありますが、以前のバージョンではそれを検証するテストは実行されていません。
改訂履歴
2015/06/02 - 初版

アンサー レコード リファレンス

マスター アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
57945 UltraScale FPGA Gen3 Integrated Block for PCI Express - リリース ノートおよび既知の問題 N/A N/A
AR# 64718
日付 06/26/2015
ステータス アクティブ
種類 既知の問題
IP