UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

AR# 69141

UltraScale/UltraScale+ LPDDR3 IP - QuestaSim およびその他のシミュレータのメモリ モデル シミュレーション エラー

説明

問題の発生したバージョン: Vivado 2017.1 の LPDDR3 v1.0

修正バージョン: (Xilinx Answer 69040) を参照

QuestaSim シミュレータで LPDDR3 IP のシミュレーションを実行すると、次のようなシミュレーション モデル エラーがログ ファイルに出力されます。

** Error (suppressible): (vsim-8630) ../../../imports/mobile_ddr3.v(536): Infinity results from division operation.
** Error (suppressible): (vsim-8630) ../../../imports/mobile_ddr3.v(606): Infinity results from division operation.

任意のシミュレータで LPDDR3 IP のシミュレーションを実行すると、次のようなシミュレーション モデル エラーがログ ファイルに出力されます。

sim_tb_top.u_comp_lpddr3.ERROR at time 4202970860: tINIT3 violation

ソリューション

どちらの場合もシミュレーションは問題なく実行されるため、これらのメッセージは無視できます。

この問題は、Vivado の次のリリースで修正される予定です。

アンサー レコード リファレンス

関連アンサー レコード

Answer Number アンサータイトル 問題の発生したバージョン 修正バージョン
69040 UltraScale/UltraScale+ LPDDR3 IP - リリース ノートおよび既知の問題 N/A N/A
AR# 69141
日付 12/15/2017
ステータス アクティブ
種類 一般
デバイス 詳細 概略
ツール
IP
このページをブックマークに追加