MIPI D-PHY RX または MIPI CSI-2 RX Subsystem をシミュレーションしていると、次のような警告メッセージが表示されるのですが、なぜですか。
ncelab: *W,CSINFI (/dphy_ip/mipi_dphy.srcs/sources_1/ip/mipi_dphy_rx1/mipi_dphy_rx1_core.v,436|49): implicit wire has no fanin
(:mipi_csi2_ui_tb:mipi_csi2_rx_slv1_inst:csi2_rx_top_wrp_slv1_inst:csi2_rx_top_slv1_inst.phy_wrapper.
mipi_dphy_rx1.slave_rx.system_rst_in).
この問題は、Vivado 2017.3 およびそれ以降のバージョンでリリースされている MIPI D-PHY Rx v4.0 および MIPI CSI-2 RX Subsystem v3.0 で修正されています。
MIPI D-PHY RX を使用している場合は、この警告メッセージを無視しても問題はありません。
system_rst_in は MIPI D-PHY TX コンフィギュレーションでのみ使用されます。
Answer Number | アンサータイトル | 問題の発生したバージョン | 修正バージョン |
---|---|---|---|
54550 | LogiCORE IP MIPI D-PHY - Vivado 2015.3 およびそれ以降のバージョンのリリース ノートおよび既知の問題 | N/A | N/A |
65424 | Virtex UltraScale FPGA VCU108 Evaluation Kit - Board Debug Checklist | N/A | N/A |
AR# 69531 | |
---|---|
日付 | 04/09/2018 |
ステータス | アクティブ |
種類 | 一般 |
IP |