UPGRADE YOUR BROWSER

We have detected your current browser version is not the latest one. Xilinx.com uses the latest web technologies to bring you the best online experience possible. Please upgrade to a Xilinx.com supported browser:Chrome, Firefox, Internet Explorer 11, Safari. Thank you!

20nm で優れた性能と
インテグレーション

Virtex UltraScale 製品の長所

Virtex® UltraScale™ デバイスは、シリアル I/O 帯域幅やロジック容量など、20nm で最高の性能と統合性を提供します。20nm プロセス ノードで業界唯一のハイエンド FPGA となるこのファミリは、400G ネットワーキングから大規模な ASIC プロトタイピングやエミュレーションまで広範なアプリケーションに最適です。

価値 成果物
プログラマブル システムの統合
  • 2 世代目 3D IC を使用し、20nm で最大 550 万個のロジックセルを含む
  • 100G Ethernet MAC および 150G Interlaken コアの統合
システム性能の向上
  • 高いデバイス使用率で性能が最大 2 スピード グレード分向上
  • 30G トランシーバーがチップ間、チップと光モジュール間、28G バックプレーンを駆動
  • 半分の消費電力で 16G バックプレーンを駆動できるトランシーバー
  • PVT の変動にもかかわらず安定した動作を継続できる2400Mb/s DDR4
BOM コストの削減
  • 最大 50% のコスト削減 - Nx100G システムの場合、1 ポート当たりのコストが半分になる
  • VCXO および Fractional-PLL の統合によって、クロッキング コンポーネント コストが削減
  • ミッドレンジ スピード グレードで 2400 Mb/s DDR4
総消費電力の低減
  • 前世代より消費電力が最大 40% 低減
  • ASIC のようなクロッキング機能により、細粒度クロック ゲーティングが可能
  • ロジック セルのパッキングが改善されてダイナミック消費電力が低減
デザインの生産性向上
  • Kintex® UltraScale デバイスとのフットプリントの互換性があるため拡張性に優れている
  • 20nm プレーナから 16nm FinFET へシームレスなフットプリントの移行が可能
  • Vivado® Design Suite による同時最適化で迅速なデザイン クロージャを達成

すべての比較は 28nm Virtex-7 FPGA に基づいています。

Virtex UltraScale の製品一覧

  XCVU065 XCVU080 XCVU095 XCVU125 XCVU160 XCVU190 XCVU440
システム ロジックセル (K) 783 975 1,176 1,567 2,027 2,350 5,541
DSP スライス 600 672 768 1,200 1,560 1,800 2,880
メモリ (Mb)
44.3 50.0 60.8 88.6 115.2 132.9 88.6
GTH 16.3Gb/s トランシーバー 20 32 32 40 52 60 48
GTY 30.5Gb/s トランシーバー 20 32 32 40 52 60 0
I/O ピン 520 832 832 802
702
702
1,456
PDF をダウンロード

開発者ゾーン

設計時間を短縮し、デザインの拡張性と再利用にも対応できることを目指す FPGA 設計者向けに、ザイリンクスは C ベースのデザイン アブストラクションからプラグアンドプレイ IP に至るまで、包括的なソリューションを提供しています。これらを使用することによって、ハードウェア開発、システム レベルの統合、およびインプリメンテーションでのボトルネックに対応できます。

software-tile
ザイリンクスのソフトウェア開発環境およびエンベッデド プラットフォームは、使い勝手の良い画期的なツール、ライブラリ、設計手法など包括的なソリューションを提供しています。
アクセラレーション ゾーン
ザイリンクスの UltraScale /UltraScale+ FPGA は、世界最大規模かつ革新的なクラウド コンピューティング サービスの多くにおいて、ハードウェアおよびアプリケーション開発者に大きな力を与えています。
hardware-tile
ザイリンクスの All Programmable デバイスが誕生し、従来型のプログラマブル ロジックからインテグレイテッド プログラマブル システムの時代へと移行し、システム インテグレーションの利点を活かすことができます
revision-tile
ザイリンクスは、高性能かつ高効率なニューラル ネットワーク、アルゴリズム、アプリケーションを展開するための開発スタックおよびハードウェア プラットフォームを含む機械学習ソリューションを提供しています。
system-tile
ザイリンクスは、Mathworks 社や National Instruments 社などのワールドクラスのパートナー企業と密接に協力し迅速なシステム開発を可能にします。

オンライン ビデオ


すべてのビデオ

このページをブックマークに追加