UDP/IP Offload Engine 10/25G

製品説明

Chevin Technology’s 10G/25G UDP/IP Ethernet IP core for FPGAs supports high sustained throughput in a compact logic footprint.

The UDP/IP core provides individual port numbers to differentiate between user requests, and receipt of data is verified using the checksum functionality. De-fragmentation is available as an option, to enable large UDP datagrams to be easily sent and received.

Chevin Technology’s 10G/25G UDP/IP Ethernet IP core is configurable for AMD FPGAs and simplifies integration by handling the complete Ethernet frame assembly. The UDP/IP core is a mature product with proven success in customers’ projects and features our patent-pending Authentication Server..

A simple AXI4 streaming interface is all that is required to start sending and receiving UDP datagrams, and only the user data payload is exchanged between the application and the UDP core. For a single port application the port number can be set to a constant, hard coded or software configurable. A multi-port application is supported by the UDP/IP core's AXI4 streaming interface.

Reference designs are available for various boards to assist with integration and we offer our customers bespoke, expert engineering support packages to help meet their project goals.


主な機能と利点

  • AXI4s MAC & Application Interfaces
  • Reference Design on AlphaData ADM-PCIE-KU3 board
  • Compose/Decompose complete UDP Datagrams
  • IP frame Checksum Generator/Checker
  • Jumbo frame support up to 32k
  • Configurable operation port filtering
  • 1-64k Ports (configurable ports & filters)
  • Detailed traffic analysis statistics collection
  • Integrated Streaming FIFO – 4 Block RAMs
  • Integrated IP Checksum Generator/Check
  • Flow Control between MAC/User logic
  • Consistently low and predictable latency with zero frame jitter.

デバイス インプリメンテーション マトリックス

このコアの実装例の使用率メトリックです。詳細については、プロバイダにお問い合わせください。

ファミリ デバイス スピード グレード ツール バージョン HW 検証? スライス LUT BRAM DSP48 CMT GTx FMAX (Mhz)
VIRTEX-7 Family XC7V585T -2 Vivado ML 2022.1 Y 0 2508 30 0 0 0 156

IP の品質指標

一般的な情報

データ作成日 Jun 26, 2023
現在の IP リビジョン番号 4
現在のリビジョンのリリース日 Mar 18, 2021
初期バージョンのリリース日 Oct 01, 2016

ザイリンクス カスタマによる製品化

製品化をしたザイリンクス カスタマーのプロジェクト数 5
参照資料の有無 Y

デリバラブル (成果物)

購入可能な IP 形式 Netlist
ソース コードの形式 VHDL
ハイレベル モデルの有無 N
モデル形式 Other
統合テストベンチの有無 Y
統合テストベンチの形式 VHDL
コード カバレッジ レポートの有無 N
ファンクショナル カバレッジ レポートの有無 N
UCF の有無 UCF
市販の評価ボードの有無 Y
ボード上で使用した FPGA Kintex UltraScale
ソフトウェア ドライバーの有無 N
ドライバーの OS サポート NA

インプリメンテーション

ザイリンクス製品向けのコード最適化の有無 N
カスタムの FPGA 最適化技術 None
サポートされる合成ソフトウェア ツール/バージョン Xilinx XST
スタティックタイミング解析実施の有無 Y
AXI インターフェイス AXI4-Stream
IP-XACT メタデータの有無 Y

検証

資料検証計画の有無 Yes, document only plan
試験方法 Constrained random testing
アサーション N
収集したカバレッジ メトリック Functional
タイミング検証実施の有無 Y
タイミング検証レポートの有無 Y
サポートされるシミュレーター Mentor ModelSIM; Xilinx lSim

ハードウェア検証

FPGA 上で検証済み Y
使用したハードウェア検証プラットフォーム AlphaData
業界標準コンプライアンス テストに合格 N
テスト結果の有無 N