Hardware Security Module (HSM)

  • パーツ番号: SCZ_iSE_XZU+_BA471
  • ベンダー: Secure-IC SAS
  • Partner Tier: Select Certified

製品説明

The HSM IP module is a Hardware Security Module for a wide range of applications. It is developed, validated and licensed by Secure-IC as an FPGA-based IP solution dedicated to the AMD Zynq UltraScale+ MPSoC platform. As the connectivity of industrial systems is growing, so is the need for data integrity and system authentication. A very important aspect of this embedded security is a hardware security module (HSM), a security enclave that provides secure key management and cryptographic processing.

This HSM IP module removes the need for a dedicated HSM device and it incorporates 2 solutions:

- The HSM hardware IP, to be implemented in programmable logic and ready to interface with with the Zynq UltraScale+ processing system.
- A software stack containing the HSM firmware, HSM driver code and an interface layer allowing integration.

Ideal for the following applications:
  • Industrial
  • Defence
  • Automotive
  • Smart metering
  • IoT
  • eHealth
  • Banking & finance
Configurable, scalable and flexible solution - the hardware security module can be scaled and configured to match any requirement, even for the most demanding applications. The size and performance of the solution can be adapted for a perfect application fit while leaving room in the FPGA for other critical applications.


主な機能と利点

  • Supports ISO26262
  • Flexible and scalable platform
  • Cryptographic operations offload: PK engine, Symmetric engine, Random number generator
  • Easy to integrate (AXI interface)
  • Flexible anti-tampering
  • Secure counter
  • Secure key storage
  • Secure key provisioning

主な資料

デバイス インプリメンテーション マトリックス

このコアの実装例の使用率メトリックです。詳細については、プロバイダにお問い合わせください。

ファミリ デバイス スピード グレード ツール バージョン HW 検証? スライス LUT BRAM DSP48 CMT GTx FMAX (Mhz)
Zynq-UP-MPSoC Family XCZU9EG -2 Vivado 2018.3 Y 4148 19857 50 7 0 0 250

IP の品質指標

一般的な情報

データ作成日 Jun 21, 2023
現在の IP リビジョン番号 1.14.16
現在のリビジョンのリリース日 Mar 02, 2020
初期バージョンのリリース日 Jan 25, 2015

ザイリンクス カスタマによる製品化

製品化をしたザイリンクス カスタマーのプロジェクト数 3
参照資料の有無 N

デリバラブル (成果物)

購入可能な IP 形式 Netlist, Source Code
ソース コードの形式 VHDL
ハイレベル モデルの有無 N
統合テストベンチの有無 Y
統合テストベンチの形式 VHDL
コード カバレッジ レポートの有無 N
ファンクショナル カバレッジ レポートの有無 N
UCF の有無 XDC
市販の評価ボードの有無 Y
ボード上で使用した FPGA Zynq UltraScale+ MPSoC
ソフトウェア ドライバーの有無 Y
ドライバーの OS サポート Linux

インプリメンテーション

ザイリンクス製品向けのコード最適化の有無 N
カスタムの FPGA 最適化技術 None
サポートされる合成ソフトウェア ツール/バージョン Xilinx XST; Synplicity Synplify; Vivado Synthesis
スタティックタイミング解析実施の有無 N
AXI インターフェイス AXI4-Lite
IP-XACT メタデータの有無 N

検証

資料検証計画の有無 Executable and documented plan
試験方法 Directed Testing
アサーション N
収集したカバレッジ メトリック Functional
タイミング検証実施の有無 Y
タイミング検証レポートの有無 Y
サポートされるシミュレーター Cadence NC-Sim; Mentor ModelSIM; Synopsys VCS

ハードウェア検証

FPGA 上で検証済み Y
使用したハードウェア検証プラットフォーム zcu102
業界標準コンプライアンス テストに合格 N
テスト結果の有無 N