100M/1G HSR-PRP Switch IP Core

  • パーツ番号: S-3111
  • ベンダー: SOC-E
  • Partner Tier: Elite Certified

製品説明

HSR-PRP Switch is an IP Core for the implementation of High-availability Seamless Redundancy and Parallel Redundancy Protocols (HSR and PRP, IEC 62439-3-Clause 5 and 4 respectively). These are protocols for Reliable Ethernet communications.

HSR-PRP Switch is a full hardware solution that can be implemented on low-cost FPGA and MPSoC systems. Thus, IP is a flexible solution that can be connected to HSR rings, PRP LANs or will work as network bridges. It includes the most sophisticated features related to IEEE 1588v2, like Power-Utility profile and the special modes HSR-HSR and HSR-PRP needed to implement Quadboxes or to merge PRP networks with HSR ones.

In addition to PRP and HSR redundancy, HSR-PRP Switch implements IEEE 1588 clock synchronization clock via the IEC 61850-9-3 Precision Time Protocol.


主な機能と利点

  • HSR and PRP in the same IP
  • No software stack required: All-in-hardware solution
  • Nanosecond range forwarding time for HSR modes
  • No external RAM memory required
  • CPU-less version: Implementable on low-cost FPGAs
  • Redundant IEEE 1588v2 and P2P operation supported by hardware
  • SMARToem and SMARTzynq Development Boards available
  • 10/100/1000Base-TX and FX support
  • Supervsion Frames Managed by hardware
  • VLAN priority support
  • Reserved queues for designated protocols
  • Reference Designs for AMD/Avnet boards
  • HSR-HSR, HSR-PRP supported modes for seamless PRP-HSR networks merging and Quadbox operation

主な資料

デバイス インプリメンテーション マトリックス

このコアの実装例の使用率メトリックです。詳細については、プロバイダにお問い合わせください。

ファミリ デバイス スピード グレード ツール バージョン HW 検証? スライス LUT BRAM DSP48 CMT GTx FMAX (Mhz)
Zynq-UP-MPSoC Family XCZU3CG -1 Vivado 2020.2 Y 5102 13622 32 0 0 0 125
KINTEX-7 Family XC7K30T -1 Vivado 2020.1 Y 5056 13522 31 0 0 0 125
Zynq-7000 Family XC7Z030 -1 Vivado 2020.2 Y 4968 13418 31 0 0 0 125

IP の品質指標

一般的な情報

データ作成日 Feb 12, 2024
現在の IP リビジョン番号 22.02
現在のリビジョンのリリース日 Mar 01, 2023
初期バージョンのリリース日 Aug 01, 2012

ザイリンクス カスタマによる製品化

製品化をしたザイリンクス カスタマーのプロジェクト数 25
参照資料の有無 Y

デリバラブル (成果物)

購入可能な IP 形式 Bitstream, Netlist, Source Code
ソース コードの形式 VHDL
ハイレベル モデルの有無 N
モデル形式 Matlab
統合テストベンチの有無 Y
統合テストベンチの形式 VHDL
コード カバレッジ レポートの有無 N
ファンクショナル カバレッジ レポートの有無 N
UCF の有無 XDC
市販の評価ボードの有無 Y
ボード上で使用した FPGA Zynq-7000
ソフトウェア ドライバーの有無 Y
ドライバーの OS サポート embedded Linux

インプリメンテーション

ザイリンクス製品向けのコード最適化の有無 Y
一般的な FPGA 最適化技術 Inference, Instantiation
カスタムの FPGA 最適化技術 None
サポートされる合成ソフトウェア ツール/バージョン Xilinx XST
スタティックタイミング解析実施の有無 Y
AXI インターフェイス AXI4
IP-XACT メタデータの有無 N

検証

資料検証計画の有無 Executable and documented plan
試験方法 Directed Testing
アサーション N
収集したカバレッジ メトリック Functional
タイミング検証実施の有無 N
タイミング検証レポートの有無 N
サポートされるシミュレーター Xilinx lSim; Mentor ModelSIM

ハードウェア検証

FPGA 上で検証済み Y
使用したハードウェア検証プラットフォーム SMARTzynq Brick
業界標準コンプライアンス テストに合格 Y
特定コンプライアンステスト ZHAW Interoperability test
テスト実施日 Jun 22, 2020
テスト結果の有無 N