IntelliProp’s IPC-NV163-DT is an industry standard NVMe device interface core that allows companies to build high speed PCIe based storage devices.
このコアの実装例の使用率メトリックです。詳細については、プロバイダにお問い合わせください。
ファミリ | デバイス | スピード グレード | ツール バージョン | HW 検証? | スライス | LUT | BRAM | DSP48 | CMT | GTx | FMAX (Mhz) |
---|---|---|---|---|---|---|---|---|---|---|---|
VIRTEX-UP Family | XCVU9P | -2 | Vivado ML 2022.2 | Y | 2026 | 7832 | 24 | 5 | 0 | 0 | 100 |
Zynq-UP-MPSoC Family | XCZU19EG | -2 | Vivado ML 2022.2 | Y | 1818 | 7992 | 24 | 5 | 0 | 0 | 100 |
Kintex-UP Family | XCKU5P | -2 | Vivado 2020.2 | Y | 1743 | 7684 | 21 | 4 | 0 | 0 | 100 |
KINTEX-U Family | XCKU040 | -2 | Vivado 2020.2 | Y | 1743 | 7684 | 22 | 0 | 0 | 0 | 100 |
VIRTEX-U Family | XCVU080 | -2 | Vivado 2020.2 | Y | 1743 | 7684 | 22 | 0 | 0 | 0 | 100 |
データ作成日 | May 24, 2023 |
現在の IP リビジョン番号 | 1.82a |
現在のリビジョンのリリース日 | May 05, 2023 |
初期バージョンのリリース日 | Mar 15, 2015 |
製品化をしたザイリンクス カスタマーのプロジェクト数 | 18 |
参照資料の有無 | N |
購入可能な IP 形式 | Netlist |
ソース コードの形式 | Verilog |
ハイレベル モデルの有無 | N |
モデル形式 | Other |
統合テストベンチの有無 | N |
統合テストベンチの形式 | Verilog |
コード カバレッジ レポートの有無 | Y |
ファンクショナル カバレッジ レポートの有無 | Y |
UCF の有無 | SDF |
市販の評価ボードの有無 | N |
ソフトウェア ドライバーの有無 | N |
ザイリンクス製品向けのコード最適化の有無 | Y |
一般的な FPGA 最適化技術 | Instantiation |
カスタムの FPGA 最適化技術 | None |
サポートされる合成ソフトウェア ツール/バージョン | Other |
スタティックタイミング解析実施の有無 | Y |
AXI インターフェイス | AXI4 |
IP-XACT メタデータの有無 | Y |
資料検証計画の有無 | Yes, document only plan |
試験方法 | Constrained random testing |
アサーション | Y |
収集したカバレッジ メトリック | Functional |
タイミング検証実施の有無 | Y |
タイミング検証レポートの有無 | Y |
サポートされるシミュレーター | Mentor ModelSIM / 10.1A |
FPGA 上で検証済み | Y |
使用したハードウェア検証プラットフォーム | Kintex Ultrascale |
業界標準コンプライアンス テストに合格 | N |
テスト結果の有無 | N |