SMPTE 2110 Core

  • パーツ番号: ST2110
  • ベンダー: Nextera Video
  • Partner Tier: Elite

製品説明

The Nextera ST 2110 Video over IP core enables standards based media transport over IP for providing individual packetization of video, audio and metadata.

The ST 2110 Core Suite supports the following: ST 2110-10 - System Timing, ST 2110-20 - Uncompressed Video Stream, ST 2110-21 - Traffic Shaping, ST 2110-30 - Uncompressed Audio Stream, ST 2110-40 - Ancillary Data (Metadata), NMOS IS-04 - Discovery and Registration, NMOS IS-05 - Connection Management, NMOS IS-07 Event & Tally, NMOS IS-08 Audio Mapping, NMOS IS-09 System Parameters.

We also offer a field proven ST 2059 companion core that is designed to work seamlessly along side the ST 2110 core to offer a complete ecosystem for professional media over IP.


主な機能と利点

  • Fully Integrated ST 2059 Core (Optional)
  • NMOS Software Core, including IS-04, 05, and 08
  • Optimized ST 2110 Hardware Core
  • HD and UHD Video Support
  • 2022-7 Failsafe Redundancy
  • Support for Uncompressed or Compressed video
  • IP Framer and Filter
  • Delivered with Complete Reference Design
  • Resolution and Network Speed Independent - Supports 1G, 10G, 25G, 100G
  • Optional 2022-8 Add-in Core
  • IPMX Support for JPEG-XS and Async Sources

主な資料

デバイス インプリメンテーション マトリックス

このコアの実装例の使用率メトリックです。詳細については、プロバイダにお問い合わせください。

ファミリ デバイス スピード グレード ツール バージョン HW 検証? スライス LUT BRAM DSP48 CMT GTx FMAX (Mhz)
KINTEX-U Family XCKU040 -2 Vivado ML 2022.2 Y 100 1000 100 0 1 0 300

IP の品質指標

一般的な情報

データ作成日 Oct 09, 2023
現在の IP リビジョン番号 2.1
現在のリビジョンのリリース日 Jan 16, 2018
初期バージョンのリリース日 Jan 16, 2018

ザイリンクス カスタマによる製品化

製品化をしたザイリンクス カスタマーのプロジェクト数 20
参照資料の有無 Y

デリバラブル (成果物)

購入可能な IP 形式 Netlist, Source Code
ソース コードの形式 VHDL
ハイレベル モデルの有無 N
統合テストベンチの有無 N
コード カバレッジ レポートの有無 Y
ファンクショナル カバレッジ レポートの有無 Y
UCF の有無 XDC
市販の評価ボードの有無 Y
ボード上で使用した FPGA Kintex UltraScale
ソフトウェア ドライバーの有無 Y
ドライバーの OS サポート Linux

インプリメンテーション

ザイリンクス製品向けのコード最適化の有無 N
一般的な FPGA 最適化技術 UltraFast Design Methodology
サポートされる合成ソフトウェア ツール/バージョン Vivado Synthesis
スタティックタイミング解析実施の有無 Y
AXI インターフェイス AXI4-Lite, AXI4-Stream
IP-XACT メタデータの有無 Y

検証

資料検証計画の有無 Yes, document only plan
試験方法 Both
アサーション Y
収集したカバレッジ メトリック Assertion, Functional, Code
タイミング検証実施の有無 Y
タイミング検証レポートの有無 Y
サポートされるシミュレーター Xilinx lSim

ハードウェア検証

FPGA 上で検証済み Y
使用したハードウェア検証プラットフォーム KCU-105
業界標準コンプライアンス テストに合格 Y
特定コンプライアンステスト JT-NM Tested Program
テスト実施日 Aug 20, 2019
テスト結果の有無 Y